液晶表示装置
【課題】1画素に複数の副画素を設けることにより視野角特性を向上させた表示装置を提供することを課題とする。又は、複数の副画素を設けた場合であっても開口率の低下を抑制する表示装置を提供することを課題とする。
【解決手段】第1の副画素、第2の副画素及び第3の副画素を有する画素と、走査線と、信号線と、第1の容量配線と、第2の容量配線と、第3の容量配線とを設け、第1の副画素〜第3の副画素にそれぞれ、第1の容量素子〜第3の容量素子の一方の電極及び第1の容量配線〜第3の容量配線に電気的に接続する画素電極とを設け、第1の容量配線及び第2の容量配線の電位を変化させ、第3の容量配線の電位を概略一定に保持する構成とする。
【解決手段】第1の副画素、第2の副画素及び第3の副画素を有する画素と、走査線と、信号線と、第1の容量配線と、第2の容量配線と、第3の容量配線とを設け、第1の副画素〜第3の副画素にそれぞれ、第1の容量素子〜第3の容量素子の一方の電極及び第1の容量配線〜第3の容量配線に電気的に接続する画素電極とを設け、第1の容量配線及び第2の容量配線の電位を変化させ、第3の容量配線の電位を概略一定に保持する構成とする。
Notice: Undefined index: DEJ in /mnt/www/gzt_disp.php on line 298
【特許請求の範囲】
【請求項1】
第1の副画素、第2の副画素及び第3の副画素を有する画素と、
走査線と、信号線と、第1の容量配線と、第2の容量配線と、第3の容量配線とを有し、
前記第1の副画素は、第1の画素電極、第1のトランジスタ及び第1の容量素子を具備し、
前記第1のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第1の画素電極に電気的に接続され、
前記第1の容量素子は、第1の電極が前記第1の容量配線に電気的に接続され、第2の電極が前記第1の画素電極に電気的に接続されており、
前記第2の副画素は、第2の画素電極、第2のトランジスタ及び第2の容量素子を具備し、
前記第2のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第2の画素電極に電気的に接続され、
前記第2の容量素子は、第1の電極が前記第2の容量配線に電気的に接続され、第2の電極が前記第2の画素電極に電気的に接続されており、
前記第3の副画素は、第3の画素電極、第3のトランジスタ及び第3の容量素子を具備し、
前記第3のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第3の画素電極に電気的に接続され、
前記第3の容量素子は、第1の電極が前記第3の容量配線に電気的に接続され、第2の電極が前記第3の画素電極に電気的に接続されており、
前記第1の容量配線及び前記第2の容量配線は、電位が変化し、
前記第3の容量配線は、電位が概略一定であることを特徴とする液晶表示装置。
【請求項2】
請求項1において、
前記画素は複数設けられており、
前記第1の容量配線、前記第2の容量配線及び前記第3の容量配線は、異なる画素同士で共通に設けられていることを特徴とする液晶表示装置。
【請求項3】
第1の副画素、第2の副画素及び第3の副画素を有する画素と、
第1の走査線を含む複数の走査線と、信号線と、第1の容量配線と、第2の容量配線とを有し、
前記第1の副画素は、第1の画素電極、第1のトランジスタ及び第1の容量素子を具備し、
前記第1のトランジスタは、ゲートが前記第1の走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第1の画素電極に電気的に接続され、
前記第1の容量素子は、第1の電極が前記第1の容量配線に電気的に接続され、第2の電極が前記第1の画素電極に電気的に接続されており、
前記第2の副画素は、第2の画素電極、第2のトランジスタ及び第2の容量素子を具備し、
前記第2のトランジスタは、ゲートが前記第1の走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第2の画素電極に電気的に接続され、
前記第2の容量素子は、第1の電極が前記第2の容量配線に電気的に接続され、第2の電極が前記第2の画素電極に電気的に接続されており、
前記第3の副画素は、第3の画素電極、第3のトランジスタ及び第3の容量素子を具備し、
前記第3のトランジスタは、ゲートが前記第1の走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第3の画素電極に電気的に接続され、
前記第3の容量素子は、第1の電極が前記第1の走査線と異なる第2の走査線に電気的に接続され、第2の電極が前記第3の画素電極に電気的に接続されており、
前記第1の容量配線及び前記第2の容量配線は、電位が変化することを特徴とする液晶表示装置。
【請求項4】
請求項3において、
前記画素は複数設けられており、
前記第1の容量配線及び前記第2の容量配線は、異なる画素同士で共通に設けられていることを特徴とする液晶表示装置。
【請求項5】
第1の副画素、第2の副画素、第3の副画素及び第4の副画素を有する画素と、
走査線と、信号線と、第1の容量配線と、第2の容量配線と、第3の容量配線と、第4の容量配線とを有し、
前記第1の副画素は、第1の画素電極、第1のトランジスタ及び第1の容量素子を具備し、
前記第1のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第1の画素電極に電気的に接続され、
前記第1の容量素子は、第1の電極が前記第1の容量配線に電気的に接続され、第2の電極が前記第1の画素電極に電気的に接続されており、
前記第2の副画素は、第2の画素電極、第2のトランジスタ及び第2の容量素子を具備し、
前記第2のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第2の画素電極に電気的に接続され、
前記第2の容量素子は、第1の電極が前記第2の容量配線に電気的に接続され、第2の電極が前記第2の画素電極に電気的に接続されており、
前記第3の副画素は、第3の画素電極、第3のトランジスタ及び第3の容量素子を具備し、
前記第3のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第3の画素電極に電気的に接続され、
前記第3の容量素子は、第1の電極が前記第3の容量配線に電気的に接続され、第2の電極が前記第3の画素電極に電気的に接続されており、
前記第4の副画素は、第4の画素電極、第4のトランジスタ及び第4の容量素子を具備し、
前記第4のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第4の画素電極に電気的に接続され、
前記第4の容量素子は、第1の電極が前記第4の容量配線に電気的に接続され、第2の電極が前記第4の画素電極に電気的に接続されており、
前記第1の容量配線及び前記第2の容量配線は、電位が変化し、
前記第3の容量配線及び前記第4の容量配線は、電位が概略一定であることを特徴とする液晶表示装置。
【請求項6】
請求項5において、
前記第1の副画素と前記第2の副画素は前記走査線を挟んで設けられ、
前記第3の副画素と前記第4の副画素は前記走査線を挟んで設けられていることを特徴とする液晶表示装置。
【請求項7】
請求項1乃至請求項6のいずれか一項において、
前記第1の容量配線の電位と前記第2の容量配線の電位は、周期的に変化し、互いに1/2周期異なるものであることを特徴とする液晶表示装置。
【請求項1】
第1の副画素、第2の副画素及び第3の副画素を有する画素と、
走査線と、信号線と、第1の容量配線と、第2の容量配線と、第3の容量配線とを有し、
前記第1の副画素は、第1の画素電極、第1のトランジスタ及び第1の容量素子を具備し、
前記第1のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第1の画素電極に電気的に接続され、
前記第1の容量素子は、第1の電極が前記第1の容量配線に電気的に接続され、第2の電極が前記第1の画素電極に電気的に接続されており、
前記第2の副画素は、第2の画素電極、第2のトランジスタ及び第2の容量素子を具備し、
前記第2のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第2の画素電極に電気的に接続され、
前記第2の容量素子は、第1の電極が前記第2の容量配線に電気的に接続され、第2の電極が前記第2の画素電極に電気的に接続されており、
前記第3の副画素は、第3の画素電極、第3のトランジスタ及び第3の容量素子を具備し、
前記第3のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第3の画素電極に電気的に接続され、
前記第3の容量素子は、第1の電極が前記第3の容量配線に電気的に接続され、第2の電極が前記第3の画素電極に電気的に接続されており、
前記第1の容量配線及び前記第2の容量配線は、電位が変化し、
前記第3の容量配線は、電位が概略一定であることを特徴とする液晶表示装置。
【請求項2】
請求項1において、
前記画素は複数設けられており、
前記第1の容量配線、前記第2の容量配線及び前記第3の容量配線は、異なる画素同士で共通に設けられていることを特徴とする液晶表示装置。
【請求項3】
第1の副画素、第2の副画素及び第3の副画素を有する画素と、
第1の走査線を含む複数の走査線と、信号線と、第1の容量配線と、第2の容量配線とを有し、
前記第1の副画素は、第1の画素電極、第1のトランジスタ及び第1の容量素子を具備し、
前記第1のトランジスタは、ゲートが前記第1の走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第1の画素電極に電気的に接続され、
前記第1の容量素子は、第1の電極が前記第1の容量配線に電気的に接続され、第2の電極が前記第1の画素電極に電気的に接続されており、
前記第2の副画素は、第2の画素電極、第2のトランジスタ及び第2の容量素子を具備し、
前記第2のトランジスタは、ゲートが前記第1の走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第2の画素電極に電気的に接続され、
前記第2の容量素子は、第1の電極が前記第2の容量配線に電気的に接続され、第2の電極が前記第2の画素電極に電気的に接続されており、
前記第3の副画素は、第3の画素電極、第3のトランジスタ及び第3の容量素子を具備し、
前記第3のトランジスタは、ゲートが前記第1の走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第3の画素電極に電気的に接続され、
前記第3の容量素子は、第1の電極が前記第1の走査線と異なる第2の走査線に電気的に接続され、第2の電極が前記第3の画素電極に電気的に接続されており、
前記第1の容量配線及び前記第2の容量配線は、電位が変化することを特徴とする液晶表示装置。
【請求項4】
請求項3において、
前記画素は複数設けられており、
前記第1の容量配線及び前記第2の容量配線は、異なる画素同士で共通に設けられていることを特徴とする液晶表示装置。
【請求項5】
第1の副画素、第2の副画素、第3の副画素及び第4の副画素を有する画素と、
走査線と、信号線と、第1の容量配線と、第2の容量配線と、第3の容量配線と、第4の容量配線とを有し、
前記第1の副画素は、第1の画素電極、第1のトランジスタ及び第1の容量素子を具備し、
前記第1のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第1の画素電極に電気的に接続され、
前記第1の容量素子は、第1の電極が前記第1の容量配線に電気的に接続され、第2の電極が前記第1の画素電極に電気的に接続されており、
前記第2の副画素は、第2の画素電極、第2のトランジスタ及び第2の容量素子を具備し、
前記第2のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第2の画素電極に電気的に接続され、
前記第2の容量素子は、第1の電極が前記第2の容量配線に電気的に接続され、第2の電極が前記第2の画素電極に電気的に接続されており、
前記第3の副画素は、第3の画素電極、第3のトランジスタ及び第3の容量素子を具備し、
前記第3のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第3の画素電極に電気的に接続され、
前記第3の容量素子は、第1の電極が前記第3の容量配線に電気的に接続され、第2の電極が前記第3の画素電極に電気的に接続されており、
前記第4の副画素は、第4の画素電極、第4のトランジスタ及び第4の容量素子を具備し、
前記第4のトランジスタは、ゲートが前記走査線に電気的に接続され、ソース又はドレインの一方が前記信号線に電気的に接続され、ソース又はドレインの他方が前記第4の画素電極に電気的に接続され、
前記第4の容量素子は、第1の電極が前記第4の容量配線に電気的に接続され、第2の電極が前記第4の画素電極に電気的に接続されており、
前記第1の容量配線及び前記第2の容量配線は、電位が変化し、
前記第3の容量配線及び前記第4の容量配線は、電位が概略一定であることを特徴とする液晶表示装置。
【請求項6】
請求項5において、
前記第1の副画素と前記第2の副画素は前記走査線を挟んで設けられ、
前記第3の副画素と前記第4の副画素は前記走査線を挟んで設けられていることを特徴とする液晶表示装置。
【請求項7】
請求項1乃至請求項6のいずれか一項において、
前記第1の容量配線の電位と前記第2の容量配線の電位は、周期的に変化し、互いに1/2周期異なるものであることを特徴とする液晶表示装置。
【図1】
【図2】
【図3】
【図4】
【図5】
【図6】
【図7】
【図8】
【図9】
【図10】
【図11】
【図12】
【図13】
【図14】
【図15】
【図16】
【図17】
【図18】
【図19】
【図20】
【図21】
【図22】
【図23】
【図24】
【図25】
【図26】
【図27】
【図28】
【図29】
【図30】
【図31】
【図32】
【図33】
【図34】
【図35】
【図36】
【図37】
【図38】
【図39】
【図40】
【図41】
【図42】
【図43】
【図44】
【図45】
【図46】
【図47】
【図48】
【図49】
【図50】
【図51】
【図52】
【図53】
【図54】
【図55】
【図56】
【図57】
【図58】
【図59】
【図60】
【図61】
【図62】
【図63】
【図64】
【図65】
【図66】
【図67】
【図68】
【図69】
【図70】
【図71】
【図72】
【図73】
【図74】
【図75】
【図76】
【図77】
【図78】
【図79】
【図80】
【図81】
【図82】
【図83】
【図84】
【図85】
【図2】
【図3】
【図4】
【図5】
【図6】
【図7】
【図8】
【図9】
【図10】
【図11】
【図12】
【図13】
【図14】
【図15】
【図16】
【図17】
【図18】
【図19】
【図20】
【図21】
【図22】
【図23】
【図24】
【図25】
【図26】
【図27】
【図28】
【図29】
【図30】
【図31】
【図32】
【図33】
【図34】
【図35】
【図36】
【図37】
【図38】
【図39】
【図40】
【図41】
【図42】
【図43】
【図44】
【図45】
【図46】
【図47】
【図48】
【図49】
【図50】
【図51】
【図52】
【図53】
【図54】
【図55】
【図56】
【図57】
【図58】
【図59】
【図60】
【図61】
【図62】
【図63】
【図64】
【図65】
【図66】
【図67】
【図68】
【図69】
【図70】
【図71】
【図72】
【図73】
【図74】
【図75】
【図76】
【図77】
【図78】
【図79】
【図80】
【図81】
【図82】
【図83】
【図84】
【図85】
【公開番号】特開2008−287021(P2008−287021A)
【公開日】平成20年11月27日(2008.11.27)
【国際特許分類】
【出願番号】特願2007−132067(P2007−132067)
【出願日】平成19年5月17日(2007.5.17)
【出願人】(000153878)株式会社半導体エネルギー研究所 (5,264)
【Fターム(参考)】
【公開日】平成20年11月27日(2008.11.27)
【国際特許分類】
【出願日】平成19年5月17日(2007.5.17)
【出願人】(000153878)株式会社半導体エネルギー研究所 (5,264)
【Fターム(参考)】
[ Back to top ]