説明

半導体装置

【課題】電力が供給されない状況でも記憶内容の保持が可能で、かつ、書き込み回数にも制限が無い、新たな構造の半導体装置を提供することを目的の一とする。
【解決手段】第1のトランジスタ上に設けられた第2のトランジスタと容量素子とを有し、第2のトランジスタの半導体層にはオフセット領域が設けられた半導体装置を提供する。第2のトランジスタを、オフセット領域を有する構造とすることで、第2のトランジスタのオフ電流を低減させることができ、長期に記憶を保持可能な半導体装置を提供することができる。

【発明の詳細な説明】
【技術分野】
【0001】
開示する発明は、半導体素子を利用した半導体装置およびその作製方法に関するものであ
る。
【背景技術】
【0002】
半導体素子を利用した記憶装置は、電力の供給がなくなると記憶内容が失われる揮発性の
ものと、電力の供給がなくなっても記憶内容は保持される不揮発性のものとに大別される

【0003】
揮発性記憶装置の代表的な例としては、DRAM(Dynamic Random Ac
cess Memory)がある。DRAMは、記憶素子を構成するトランジスタを選択
してキャパシタに電荷を蓄積することで、情報を記憶する。
【0004】
上述の原理から、DRAMでは、情報を読み出すとキャパシタの電荷は失われるため、情
報の読み出しの度に、再度の書き込み動作が必要となる。また、記憶素子を構成するトラ
ンジスタにはオフ状態でのソースとドレイン間のリーク電流(オフ電流)等によって、ト
ランジスタが選択されていない状況でも電荷が流出、または流入するため、データの保持
期間が短い。このため、所定の周期で再度の書き込み動作(リフレッシュ動作)が必要で
あり、消費電力を十分に低減することは困難である。また、電力の供給がなくなると記憶
内容が失われるため、長期間の記憶の保持には、磁性材料や光学材料を利用した別の記憶
装置が必要となる。
【0005】
揮発性記憶装置の別の例としてはSRAM(Static Random Access
Memory)がある。SRAMは、フリップフロップなどの回路を用いて記憶内容を
保持するため、リフレッシュ動作が不要であり、この点においてはDRAMより有利であ
る。しかし、フリップフロップなどの回路を用いているため、記憶容量あたりの単価が高
くなるという問題がある。また、電力の供給がなくなると記憶内容が失われるという点に
ついては、DRAMと変わるところはない。
【0006】
不揮発性記憶装置の代表例としては、フラッシュメモリがある。フラッシュメモリは、ト
ランジスタのゲート電極とチャネル形成領域との間にフローティングゲートを有し、当該
フローティングゲートに電荷を保持させることで記憶を行うため、データの保持期間は極
めて長く(半永久的)、揮発性記憶装置で必要なリフレッシュ動作が不要であるという利
点を有している(例えば、特許文献1参照)。
【0007】
しかし、フラッシュメモリにおいても、書き込みの際に生じるトンネル電流によって記憶
素子を構成するゲート絶縁層が劣化するため、所定回数の書き込みによって記憶素子が機
能しなくなるという問題が生じる。この問題の影響を緩和するために、例えば、各記憶素
子の書き込み回数を均一化する手法が採られるが、これを実現するためには、複雑な周辺
回路が必要になってしまう。そして、このような手法を採用しても、根本的な寿命の問題
が解消するわけではない。つまり、フラッシュメモリは、情報の書き換え頻度が高い用途
には不向きである。
【0008】
また、フローティングゲートに電荷を注入させるため、または、その電荷を除去するため
には、高い電圧が必要であり、また、そのための回路も必要である。さらに、電荷の注入
、または除去のためには比較的長い時間を要し、書き込みまたは消去の高速化が容易では
ないという問題もある。
【先行技術文献】
【特許文献】
【0009】
【特許文献1】特開昭57−105889号公報
【発明の概要】
【発明が解決しようとする課題】
【0010】
上述の問題に鑑み、開示する発明の一態様では、電力が供給されない状況でも記憶内容の
保持が可能で、かつ、書き込み回数にも制限が無い、新たな構造の半導体装置を提供する
ことを目的の一とする。
【課題を解決するための手段】
【0011】
開示する発明では、高純度化された酸化物半導体を用いて半導体装置を構成する。高純度
化された酸化物半導体を用いて構成したトランジスタは、リーク電流が極めて小さいため
、長期間にわたって情報を保持することが可能である。
【0012】
本発明の一態様の半導体装置は、第1のトランジスタと、第2のトランジスタと、容量素
子と、を含む複数のメモリセルを有し、第1のトランジスタは、第1のチャネル形成領域
と、第1のチャネル形成領域上に設けられた第1のゲート絶縁層と、第1のチャネル形成
領域と重畳して、第1のゲート絶縁層上に設けられた第1のゲート電極と、第1のチャネ
ル形成領域と電気的に接続する第1のソース電極及び第1のドレイン電極と、を含み、第
2のトランジスタは、第2のチャネル形成領域と、第2のチャネル形成領域と接するオフ
セット領域と、を有する酸化物半導体層と、酸化物半導体層と電気的に接続する第2のソ
ース電極及び第2のドレイン電極と、第2のチャネル形成領域と重畳して設けられた第2
のゲート電極と、酸化物半導体層と、第2のゲート電極と、の間に設けられた第2のゲー
ト絶縁層と、を含み、第1のゲート電極と、第2のソース電極と、容量素子の一方の電極
と、は、電気的に接続される半導体装置である。
【0013】
また、本発明の一態様の半導体装置は、第1のトランジスタと、第2のトランジスタと、
容量素子と、を含む複数のメモリセルを有し、第1のトランジスタは、第1のチャネル形
成領域と、第1のチャネル形成領域上に設けられた第1のゲート絶縁層と、第1のチャネ
ル形成領域と重畳して、第1のゲート絶縁層上に設けられた第1のゲート電極と、第1の
チャネル形成領域と電気的に接続する第1のソース電極及び第1のドレイン電極と、を含
み、第2のトランジスタは、第2のソース電極及び第2のドレイン電極と、第2のソース
電極及び第2のドレイン電極上に設けられ、第2のチャネル形成領域と、第2のチャネル
形成領域と接するオフセット領域と、を有する酸化物半導体層と、酸化物半導体層上に設
けられた第2のゲート絶縁層と、第2のチャネル形成領域と重畳して、第2のゲート絶縁
層上に設けられた第2のゲート電極と、を含み、第1のゲート電極と、第2のソース電極
と、容量素子の一方の電極と、は電気的に接続され、第1のトランジスタと、第2のトラ
ンジスタと、は少なくとも一部が重畳して設けられる半導体装置である。
【0014】
また、本発明の一態様の半導体装置は、第1のトランジスタと、第2のトランジスタと、
容量素子と、を含む複数のメモリセルを有し、第1のトランジスタは、第1のチャネル形
成領域と、第1のチャネル形成領域上に設けられた第1のゲート絶縁層と、第1のチャネ
ル形成領域と重畳して、第1のゲート絶縁層上に設けられた第1のゲート電極と、第1の
チャネル形成領域と電気的に接続する第1のソース電極及び第1のドレイン電極と、を含
み、第2のトランジスタは、第2のチャネル形成領域と、第2のチャネル形成領域と接す
るオフセット領域を有する酸化物半導体層と、酸化物半導体層上に設けられた第2のソー
ス電極及び第2のドレイン電極と、第2のソース電極、第2のドレイン電極、及び酸化物
半導体層を覆う第2のゲート絶縁層と、第2のチャネル形成領域と重畳して、第2のゲー
ト絶縁層上に設けられた第2のゲート電極と、を含み、第1のゲート電極と、第2のソー
ス電極と、容量素子の一方の電極と、は電気的に接続され、第1のトランジスタと、第2
のトランジスタと、は少なくとも一部が重畳して設けられる半導体装置である。
【0015】
また、上述の半導体装置において、第1のチャネル形成領域は、シリコンを含んで構成さ
れるのが好ましい。
【0016】
また、上述の半導体装置において、第2のトランジスタとして、マルチゲート構造のトラ
ンジスタを用いても良い。
【0017】
なお、本明細書等において、オフセット領域とは、半導体層において、ゲート電極と重な
る領域(チャネル形成領域)と、ソース電極又はドレイン電極と重なる領域と、の間の領
域を示す。すなわち、オフセット領域とは、半導体層において、ソース電極、ドレイン電
極、およびゲート電極のいずれとも重畳しない領域ということもできる。該オフセット領
域は抵抗領域として機能するため、半導体層にオフセット領域を設けることで、トランジ
スタのオフ電流を低減することができる。
【0018】
また、本明細書等において「上」や「下」の用語は、構成要素の位置関係が「直上」また
は「直下」であることを限定するものではない。例えば、「ゲート絶縁層上のゲート電極
」の表現であれば、ゲート絶縁層とゲート電極との間に他の構成要素を含むものを除外し
ない。
【0019】
また、本明細書等において「電極」や「配線」の用語は、これらの構成要素を機能的に限
定するものではない。例えば、「電極」は「配線」の一部として用いられることがあり、
その逆もまた同様である。さらに、「電極」や「配線」の用語は、複数の「電極」や「配
線」が一体となって形成されている場合なども含む。
【0020】
また、「ソース」や「ドレイン」の機能は、異なる極性のトランジスタを採用する場合や
、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため
、本明細書においては、「ソース」や「ドレイン」の用語は、入れ替えて用いることがで
きるものとする。
【0021】
なお、本明細書等において、「電気的に接続」には、「何らかの電気的作用を有するもの
」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するもの
」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限を受けない。
例えば、「何らかの電気的作用を有するもの」には、電極や配線をはじめ、トランジスタ
などのスイッチング素子、抵抗素子、インダクタ、キャパシタ、その他の各種機能を有す
る素子などが含まれる。
【発明の効果】
【0022】
酸化物半導体を用いたトランジスタはオフ電流が小さく、さらに、酸化物半導体層にオフ
セット領域を設けることで、さらにオフ電流を小さくすることが可能である。したがって
、このトランジスタを用いることにより極めて長期にわたり記憶内容を保持することがで
きる。つまり、リフレッシュ動作が不要となるか、または、リフレッシュ動作の頻度を極
めて低くすることが可能となるため、消費電力を十分に低減することができる。また、電
力の供給がない場合であっても、長期にわたって記憶内容を保持することが可能である。
【0023】
また、本発明の一態様に係る半導体装置では、情報の書き込みに高い電圧を必要とせず、
素子の劣化の問題もない。例えば、従来の不揮発性メモリのように、浮遊ゲートへの電子
の注入や、浮遊ゲートからの電子の引き抜きを行う必要がないため、ゲート絶縁層の劣化
といった問題が全く生じない。すなわち、本発明の一態様に係る半導体装置では、従来の
不揮発性メモリで問題となっている書き換え可能回数に制限はなく、信頼性が飛躍的に向
上する。さらに、トランジスタをオン状態かオフ状態にすることによって、情報の書き込
みが行われるため、高速な動作も容易に実現しうる。また、情報を消去するための動作が
不要であるというメリットもある。
【0024】
また、酸化物半導体以外の材料を用いたトランジスタであって、十分な高速動作が可能な
トランジスタを、酸化物半導体を用いたトランジスタと組み合わせて用いることにより、
半導体装置の動作(例えば、情報の読み出し動作)の高速性を十分に確保することができ
る。また、酸化物半導体以外の材料を用いたトランジスタにより、高速動作が要求される
各種回路(論理回路、駆動回路など)を好適に実現することが可能である。
【0025】
このように、酸化物半導体以外の材料を用いたトランジスタ(十分な高速動作が可能なト
ランジスタ)と、酸化物半導体を用いたトランジスタ(より広義には、十分にオフ電流が
小さいトランジスタ)とを一体に備えることで、これまでにない特徴を有する半導体装置
を実現することができる。
【図面の簡単な説明】
【0026】
【図1】半導体装置の断面図および平面図。
【図2】半導体装置の作製工程に係る断面図。
【図3】半導体装置の作製工程に係る断面図。
【図4】半導体装置の作製工程に係る断面図。
【図5】半導体装置の作製工程に係る断面図。
【図6】半導体装置の断面図および平面図。
【図7】半導体装置の断面図および平面図。
【図8】半導体装置の作製工程に係る断面図。
【図9】半導体装置の作製工程に係る断面図。
【図10】半導体装置の回路図。
【図11】半導体装置の回路図。
【図12】タイミングチャート図。
【図13】半導体装置の回路図。
【図14】タイミングチャート図。
【図15】半導体装置を用いた電子機器を説明するための図。
【図16】特性評価用回路の構成を示す回路図。
【図17】図16に示す特性評価用回路を用いたリーク電流測定方法を説明するためのタイミングチャート。
【図18】測定により見積もられたノードAの電圧とリーク電流の関係を示す図。
【図19】計算により見積もられたオフセット幅とオフ電流の関係を示す図。
【図20】実施例1の測定に用いたトランジスタの構造を示す図。
【発明を実施するための形態】
【0027】
本発明の実施の形態の一例について、図面を用いて以下に説明する。但し、本発明は以下
の説明に限定されず、本発明の趣旨およびその範囲から逸脱することなくその形態および
詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下
に示す実施の形態の記載内容に限定して解釈されるものではない。なお、以下に説明する
実施の形態及び実施例において、同一部分又は同様な機能を有する部分には同一の符号を
異なる図面間で共通して用い、その繰り返しの説明は省略する。
【0028】
なお、図面等において示す各構成の、位置、大きさ、範囲などは、理解の簡単のため、実
際の位置、大きさ、範囲などを表していない場合がある。このため、開示する発明は、必
ずしも、図面等に開示された位置、大きさ、範囲などに限定されない。
【0029】
なお、本明細書等における「第1」、「第2」、「第3」などの序数詞は、構成要素の混
同を避けるために付すものであり、数的に限定するものではないことを付記する。
【0030】
(実施の形態1)
本実施の形態では、本発明の一態様に係る半導体装置の構成およびその作製方法について
、図1乃至図6を参照して説明する。
【0031】
〈半導体装置の断面構成および平面構成〉
図1は、半導体装置の構成の一例である。図1(A)には、半導体装置の断面を、図1(
B)には、半導体装置の平面を、それぞれ示す。ここで、図1(A)は、図1(B)のA
1−A2およびB1−B2における断面に相当する。図1(A)および図1(B)に示す
半導体装置は、下部に第1の半導体材料を用いたトランジスタ160を有し、上部に第2
の半導体材料を用いたトランジスタ162を有するものである。ここで、第1の半導体材
料と第2の半導体材料とは異なる材料とすることが望ましい。例えば、第1の半導体材料
を酸化物半導体以外の半導体材料とし、第2の半導体材料を酸化物半導体とすることがで
きる。酸化物半導体以外の半導体材料としては、例えば、シリコン、ゲルマニウム、シリ
コンゲルマニウム、炭化シリコン、インジウムリン、またはガリウムヒ素等を用いること
ができ、単結晶半導体を用いるのが好ましい。このような半導体材料を用いたトランジス
タは、高速動作が容易である。一方で、酸化物半導体を用いたトランジスタは、その特性
により長時間の電荷保持を可能とする。
【0032】
なお、上記トランジスタは、いずれもnチャネル型トランジスタであるものとして説明す
るが、pチャネル型トランジスタを用いることができるのはいうまでもない。また、開示
する発明の技術的な本質は、情報を保持するために酸化物半導体のようなオフ電流を十分
に低減することが可能な半導体材料をトランジスタ162に用いる点にあるから、半導体
装置に用いられる材料や半導体装置の構造など、半導体装置の具体的な構成をここで示す
ものに限定する必要はない。
【0033】
図1におけるトランジスタ160は、半導体材料(例えば、シリコンなど)を含む基板1
00に設けられたチャネル形成領域116と、チャネル形成領域116を挟むように設け
られた不純物領域120と、不純物領域120に接する金属化合物領域124と、チャネ
ル形成領域116上に設けられたゲート絶縁層108と、ゲート絶縁層108上に設けら
れたゲート電極110と、を有する。なお、図において、明示的にはソース電極やドレイ
ン電極を有しない場合があるが、便宜上、このような状態を含めてトランジスタと呼ぶ場
合がある。また、この場合、トランジスタの接続関係を説明するために、ソース領域やド
レイン領域を含めてソース電極やドレイン電極と表現することがある。つまり、本明細書
において、ソース電極との記載には、ソース領域が含まれうる。
【0034】
トランジスタ160の金属化合物領域124の一部には、電極126が接続されている。
ここで、電極126は、トランジスタ160のソース電極やドレイン電極として機能する
。また、基板100上にはトランジスタ160を囲むように素子分離絶縁層106が設け
られており、金属化合物領域124上に絶縁層128が設けられている。なお、高集積化
を実現するためには、図1に示すようにトランジスタ160がサイドウォール絶縁層を有
しない構成とすることが望ましい。一方で、トランジスタ160の特性を重視する場合に
は、ゲート電極110の側面にサイドウォール絶縁層を設け、そのサイドウォール絶縁層
と重畳する領域に形成された不純物濃度が異なる領域を含めて不純物領域120を設けて
も良い。
【0035】
図1におけるトランジスタ162は、絶縁層128上に設けられたソース電極(またはド
レイン電極)142a、およびドレイン電極(またはソース電極)142bと、ソース電
極142aおよびドレイン電極142bと電気的に接続されている酸化物半導体層144
と、ソース電極142a、ドレイン電極142bおよび酸化物半導体層144を覆うゲー
ト絶縁層146と、ゲート絶縁層146上に酸化物半導体層144の一部と重畳するよう
に設けられたゲート電極148aと、を有する。
【0036】
酸化物半導体層144は、ゲート電極148aと重畳するチャネル形成領域と、該チャネ
ル形成領域と接するオフセット領域と、を有する。酸化物半導体層144において、オフ
セット領域とは、ソース電極142a、ドレイン電極142b及びゲート電極148aの
いずれとも重畳しない領域である。
【0037】
ここで、酸化物半導体層144は水素などの不純物が十分に除去されることにより、また
は、十分な酸素が供給されることにより、高純度化されたものであることが望ましい。具
体的には、例えば、酸化物半導体層144の水素濃度は5×1019atoms/cm
以下、望ましくは5×1018atoms/cm以下、より望ましくは5×1017
toms/cm以下とする。なお、上述の酸化物半導体層144中の水素濃度は、二次
イオン質量分析法(SIMS:Secondary Ion Mass Spectro
scopy)で測定されるものである。このように、水素濃度が十分に低減されて高純度
化され、十分な酸素の供給により酸素欠乏に起因するエネルギーギャップ中の欠陥準位が
低減された酸化物半導体層144では、ドナーやアクセプタに由来するキャリア濃度が1
×1012/cm未満、望ましくは、1×1011/cm未満、より望ましくは1.
45×1010/cm未満となる。このように、i型化(真性化)または実質的にi型
化された酸化物半導体を用いることで、極めて優れたオフ電流特性のトランジスタ162
を得ることができる。
【0038】
図1における容量素子164は、ソース電極142a、酸化物半導体層144、ゲート絶
縁層146、および電極148b、で構成される。すなわち、ソース電極142aは、容
量素子164の一方の電極として機能し、電極148bは、容量素子164の他方の電極
として機能することになる。
【0039】
図1の容量素子164では、酸化物半導体層144、およびゲート絶縁層146を積層さ
せることにより、ソース電極142aと、電極148bとの間の絶縁性を十分に確保する
ことができる。なお、酸化物半導体層144を有しない構成の容量素子164を採用して
も良い。
【0040】
本実施の形態では、トランジスタ160と、トランジスタ162とが、少なくとも一部が
重畳するように設けられている。また、容量素子164が、トランジスタ160と重畳す
るように設けられている。例えば、容量素子164の電極148bは、トランジスタ16
0のゲート電極110と少なくとも一部が重畳して設けられている。このような、平面レ
イアウトを採用することにより、高集積化が可能である。
【0041】
なお、トランジスタ162および容量素子164において、ソース電極142a、および
ドレイン電極142bの端部は、テーパー形状であることが好ましい。ソース電極142
a、ドレイン電極142bの端部をテーパー形状とすることにより、酸化物半導体層14
4の被覆性が向上し、段切れを防止することができるためである。ここで、テーパー角は
、例えば、30°以上60°以下とする。なお、テーパー角とは、テーパー形状を有する
層(例えば、ソース電極142a)を、その断面(基板の表面と直交する面)に垂直な方
向から観察した際に、当該層の側面と底面がなす傾斜角を示す。
【0042】
トランジスタ162および容量素子164の上には絶縁層151が設けられており、絶縁
層151上には絶縁層152が設けられている。そして、ゲート絶縁層146、絶縁層1
51、絶縁層152などに形成された開口には、電極154が設けられ、絶縁層152上
には、電極154と接続する配線156が形成される。配線156は、メモリセルの一と
他のメモリセルとを電気的に接続する。なお、図1では電極126および電極154を用
いて、金属化合物領域124、ドレイン電極142b、および配線156を接続している
が、開示する発明はこれに限定されない。例えば、ドレイン電極142bを直接、金属化
合物領域124に接触させても良い。または、配線156を直接、ドレイン電極142b
に接触させても良い。
【0043】
なお、図1において、金属化合物領域124とドレイン電極142bを接続する電極12
6と、ドレイン電極142bと配線156を接続する電極154とは重畳して配置されて
いる。つまり、トランジスタ160のソース電極やドレイン電極として機能する電極12
6と、トランジスタ162のドレイン電極142bと、が接する領域は、トランジスタ1
62のドレイン電極142bと、電極154が接する領域と重なっている。このようなレ
イアウトを採用することで、高集積化を図ることができる。
【0044】
〈半導体装置の作製方法〉
次に、上記半導体装置の作製方法の一例について説明する。以下では、はじめに下部のト
ランジスタ160の作製方法について図2および図3を参照して説明し、その後、上部の
トランジスタ162および容量素子164の作製方法について図4および図5を参照して
説明する。
【0045】
〈下部のトランジスタの作製方法〉
まず、半導体材料を含む基板100を用意する(図2(A)参照)。半導体材料を含む基
板100としては、シリコンや炭化シリコンなどの単結晶半導体基板、多結晶半導体基板
、シリコンゲルマニウムなどの化合物半導体基板、SOI基板などを適用することができ
る。ここでは、半導体材料を含む基板100として、単結晶シリコン基板を用いる場合の
一例について示すものとする。なお、一般に「SOI基板」は、絶縁表面上にシリコン半
導体層が設けられた構成の基板をいうが、本明細書等においては、絶縁表面上にシリコン
以外の材料からなる半導体層が設けられた構成の基板も含むものとする。つまり、「SO
I基板」が有する半導体層は、シリコン半導体層に限定されない。また、SOI基板には
、ガラス基板などの絶縁基板上に絶縁層を介して半導体層が設けられた構成のものが含ま
れるものとする。
【0046】
なお、半導体材料を含む基板100として、特に、シリコンなどの単結晶半導体基板を用
いると、半導体装置の読み出し動作を高速化することができるため好適である。
【0047】
基板100上には、素子分離絶縁層を形成するためのマスクとなる保護層102を形成す
る(図2(A)参照)。保護層102としては、例えば、酸化シリコンや窒化シリコン、
酸窒化シリコンなどを材料とする絶縁層を用いることができる。なお、この工程の前後に
おいて、トランジスタのしきい値電圧を制御するために、n型の導電性を付与する不純物
元素やp型の導電性を付与する不純物元素を基板100に添加してもよい。基板100に
含まれる半導体材料がシリコンの場合、n型の導電性を付与する不純物元素としては、例
えば、リンや砒素などを用いることができる。また、p型の導電性を付与する不純物元素
としては、例えば、硼素、アルミニウム、ガリウムなどを用いることができる。
【0048】
次に、上記の保護層102をマスクとしてエッチングを行い、保護層102に覆われてい
ない領域(露出している領域)の、基板100の一部を除去する。これにより他の半導体
領域と分離された半導体領域104が形成される(図2(B)参照)。当該エッチングに
は、ドライエッチングを用いるのが好適であるが、ウェットエッチングを用いても良い。
エッチングガスやエッチング液については被エッチング材料に応じて適宜選択することが
できる。
【0049】
次に、半導体領域104を覆うように絶縁層を形成し、半導体領域104に重畳する領域
の絶縁層を選択的に除去することで、素子分離絶縁層106を形成する(図2(C)参照
)。当該絶縁層は、酸化シリコンや窒化シリコン、酸窒化シリコンなどを用いて形成され
る。絶縁層の除去方法としては、CMP(化学的機械的研磨)などの研磨処理やエッチン
グ処理などがあるが、そのいずれを用いても良い。なお、半導体領域104の形成後、ま
たは、素子分離絶縁層106の形成後には、上記保護層102を除去する。
【0050】
ここで、CMP処理とは、被加工物の表面化学的・機械的な複合作用により平坦化する手
法である。より具体的には、研磨ステージの上に研磨布を貼り付け、被加工物と研磨布と
の間にスラリー(研磨剤)を供給しながら研磨ステージと被加工物とを各々回転または揺
動させて、被加工物の表面を、スラリーと被加工物表面との間での化学反応と、研磨布と
被加工物との機械的研磨の作用により、被加工物の表面を研磨する方法である。
【0051】
なお、素子分離絶縁層106の形成方法として、絶縁層を選択的に除去する方法の他、酸
素を打ち込むことにより絶縁性の領域を形成する方法などを用いることもできる。
【0052】
次に、半導体領域104の表面に絶縁層を形成し、当該絶縁層上に導電材料を含む層を形
成する。
【0053】
絶縁層は後のゲート絶縁層となるものであり、例えば、半導体領域104表面の熱処理(
熱酸化処理や熱窒化処理など)によって形成することができる。熱処理に代えて、高密度
プラズマ処理を適用しても良い。高密度プラズマ処理は、例えば、He、Ar、Kr、X
eなどの希ガス、酸素、酸化窒素、アンモニア、窒素、水素などのうちいずれかの混合ガ
スを用いて行うことができる。もちろん、CVD法やスパッタリング法等を用いて絶縁層
を形成しても良い。当該絶縁層は、酸化シリコン、酸窒化シリコン、窒化シリコン、酸化
ハフニウム、酸化アルミニウム、酸化タンタル、酸化イットリウム、ハフニウムシリケー
ト(HfSixOy(x>0、y>0))、窒素が添加されたハフニウムシリケート(H
fSixOy(x>0、y>0))、窒素が添加されたハフニウムアルミネート(HfA
lxOy(x>0、y>0))等を含む単層構造または積層構造とすることが望ましい。
また、絶縁層の厚さは、例えば、1nm以上100nm以下、好ましくは10nm以上5
0nm以下とすることができる。
【0054】
導電材料を含む層は、アルミニウムや銅、チタン、タンタル、タングステン等の金属材料
を用いて形成することができる。また、多結晶シリコンなどの半導体材料を用いて、導電
材料を含む層を形成しても良い。形成方法も特に限定されず、蒸着法、CVD法、スパッ
タリング法、スピンコート法などの各種成膜方法を用いることができる。なお、本実施の
形態では、導電材料を含む層を、金属材料を用いて形成する場合の一例について示すもの
とする。
【0055】
その後、絶縁層および導電材料を含む層を選択的にエッチングして、ゲート絶縁層108
、ゲート電極110を形成する(図2(C)参照)。
【0056】
次に、半導体領域104にリン(P)やヒ素(As)などを添加して、チャネル形成領域
116および不純物領域120を形成する(図2(D)参照)。なお、ここではn型トラ
ンジスタを形成するためにリンやヒ素を添加しているが、p型トランジスタを形成する場
合には、硼素(B)やアルミニウム(Al)などの不純物元素を添加すればよい。ここで
、添加する不純物の濃度は適宜設定することができるが、半導体素子が高度に微細化され
る場合には、その濃度を高くすることが望ましい。
【0057】
なお、ゲート電極110の周囲にサイドウォール絶縁層を形成して、不純物元素が異なる
濃度で添加された不純物領域を形成しても良い。
【0058】
次に、ゲート電極110、不純物領域120等を覆うように金属層122を形成する(図
3(A)参照)。当該金属層122は、真空蒸着法やスパッタリング法、スピンコート法
などの各種成膜方法を用いて形成することができる。金属層122は、半導体領域104
を構成する半導体材料と反応することによって低抵抗な金属化合物となる金属材料を用い
て形成することが望ましい。このような金属材料としては、例えば、チタン、タンタル、
タングステン、ニッケル、コバルト、白金等がある。
【0059】
次に、熱処理を施して、上記金属層122と半導体領域104を構成する半導体材料とを
反応させる。これにより、不純物領域120に接する金属化合物領域124が形成される
(図3(A)参照)。なお、ゲート電極110として多結晶シリコンなどを用いる場合に
は、ゲート電極110の金属層122と接触する部分にも、金属化合物領域が形成される
ことになる。
【0060】
上記熱処理としては、例えば、フラッシュランプの照射による熱処理を用いることができ
る。もちろん、その他の熱処理方法を用いても良いが、金属化合物の形成に係る化学反応
の制御性を向上させるためには、ごく短時間の熱処理を実現できる方法を用いることが望
ましい。なお、上記の金属化合物領域は、金属材料と半導体材料との反応により形成され
るものであり、十分に導電性が高められた領域である。当該金属化合物領域を形成するこ
とで、電気抵抗を十分に低減し、素子特性を向上させることができる。なお、金属化合物
領域124を形成した後には、金属層122は除去する。
【0061】
次に、金属化合物領域124の一部と接する領域に、電極126を形成する(図3(B)
参照)。電極126は、例えば、導電材料を含む層を形成した後に、当該層を選択的にエ
ッチングすることで形成される。導電材料を含む層は、アルミニウムや銅、チタン、タン
タル、タングステン等の金属材料を用いて形成することができる。また、多結晶シリコン
などの半導体材料を用いて、導電材料を含む層を形成しても良い。形成方法も特に限定さ
れず、蒸着法、CVD法、スパッタリング法、スピンコート法などの各種成膜方法を用い
ることができる。
【0062】
次に、上述の工程により形成された各構成を覆うように、絶縁層128を形成する(図3
(C)参照)。絶縁層128は、酸化シリコン、酸窒化シリコン、窒化シリコン、酸化ア
ルミニウム等の無機絶縁材料を含む材料を用いて形成することができる。特に、絶縁層1
28に誘電率の低い(low−k)材料を用いることで、各種電極や配線の重なりに起因
する容量を十分に低減することが可能になるため好ましい。なお、絶縁層128には、こ
れらの材料を用いた多孔性の絶縁層を適用しても良い。多孔性の絶縁層では、密度の高い
絶縁層と比較して誘電率が低下するため、電極や配線に起因する容量をさらに低減するこ
とが可能である。また、絶縁層128は、ポリイミド、アクリル樹脂等の有機絶縁材料を
用いて形成することも可能である。なお、ここでは、絶縁層128の単層構造としている
が、開示する発明の一態様はこれに限定されない。2層以上の積層構造としても良い。
【0063】
なお、電極126は、絶縁層128を形成した後に、絶縁層128に金属化合物領域12
4にまで達する開口を形成し、当該開口を埋め込むように形成することも可能である。
【0064】
この場合、例えば、開口を含む領域にPVD法によりチタン膜を薄く形成し、CVD法に
より窒化チタン膜を薄く形成した後に、開口に埋め込むようにタングステン膜を形成する
方法を適用することができる。ここで、PVD法により形成されるチタン膜は、被形成面
の酸化膜(自然酸化膜など)を還元し、下部電極など(ここでは金属化合物領域124)
との接触抵抗を低減させる機能を有する。また、その後に形成される窒化チタン膜は、導
電性材料の拡散を抑制するバリア機能を備える。また、チタンや窒化チタンなどによるバ
リア膜を形成した後に、メッキ法により銅膜を形成してもよい。
【0065】
以上により、半導体材料を含む基板100を用いたトランジスタ160が形成される(図
3(C)参照)。このようなトランジスタ160は、高速動作が可能であるという特徴を
有する。このため、当該トランジスタを読み出し用のトランジスタとして用いることで、
情報の読み出しを高速に行うことができる。
【0066】
その後、トランジスタ162および容量素子164の形成前の処理として、絶縁層128
にCMP処理を施して、ゲート電極110および電極126の上面を露出させる(図3(
D)参照)。ゲート電極110および電極126の上面を露出させる処理としては、CM
P処理の他にエッチング処理などを適用することも可能であるが、トランジスタ162の
特性を向上させるために、絶縁層128の表面は可能な限り平坦にしておくことが望まし
い。
【0067】
なお、上記の各工程の前後には、さらに電極や配線、半導体層、絶縁層などを形成する工
程を含んでいても良い。例えば、配線の構造として、絶縁層および導電層の積層構造でな
る多層配線構造を採用して、高度に集積化した半導体装置を実現することも可能である。
【0068】
〈上部のトランジスタの作製方法〉
次に、ゲート電極110、電極126、絶縁層128などの上に導電層を形成し、該導電
層を選択的にエッチングして、ソース電極142aおよびドレイン電極142bを形成す
る(図4(A)参照)。
【0069】
導電層は、スパッタ法をはじめとするPVD法や、プラズマCVD法などのCVD法を用
いて形成することができる。また、導電層の材料としては、アルミニウム、クロム、銅、
タンタル、チタン、モリブデン、タングステンから選ばれた元素や、上述した元素を成分
とする合金等を用いることができる。マンガン、マグネシウム、ジルコニウム、ベリリウ
ム、ネオジム、スカンジウムのいずれか、またはこれらを複数組み合わせた材料を用いて
もよい。
【0070】
導電層は、単層構造であっても良いし、2層以上の積層構造としてもよい。例えば、チタ
ン膜や窒化チタン膜の単層構造、シリコンを含むアルミニウム膜の単層構造、アルミニウ
ム膜上にチタン膜が積層された2層構造、窒化チタン膜上にチタン膜が積層された2層構
造、チタン膜とアルミニウム膜とチタン膜とが積層された3層構造などが挙げられる。な
お、導電層を、チタン膜や窒化チタン膜の単層構造とする場合には、テーパー形状を有す
るソース電極142a、およびドレイン電極142bへの加工が容易であるというメリッ
トがある。
【0071】
また、導電層は、導電性の金属酸化物を用いて形成しても良い。導電性の金属酸化物とし
ては酸化インジウム、酸化スズ、酸化亜鉛、酸化インジウム酸化スズ化合物(ITOと略
記する場合がある)、酸化インジウム酸化亜鉛化合物、または、これらの金属酸化物材料
にシリコン若しくは酸化シリコンを含有させたものを用いることができる。
【0072】
導電層のエッチングは、形成されるソース電極142a、およびドレイン電極142bの
端部が、テーパー形状となるように行うことが好ましい。ここで、テーパー角は、例えば
、30°以上60°以下であることが好ましい。ソース電極142aおよびドレイン電極
142bの端部をテーパー形状となるようにエッチングすることにより、後に形成される
酸化物半導体層144およびゲート絶縁層146の被覆性を向上し、段切れを防止するこ
とができる。
【0073】
上部のトランジスタのチャネル長(L)は、ゲート電極148aのチャネル長方向(キャ
リアが流れる方向)の幅によって決定される。また、オフセット領域のチャネル長方向の
幅(オフセット幅)は、ソース電極142aおよびドレイン電極142bの下端部の間隔
と、ゲート電極148aのチャネル長方向の幅と、によって決定される。なお、ソース電
極142aおよびドレイン電極142bの下端部の間隔が25nm未満のトランジスタを
形成する場合に用いるマスク形成の露光を行う際には、数nm〜数10nmと波長の短い
超紫外線(Extreme Ultraviolet)を用いるのが望ましい。超紫外線
による露光は、解像度が高く焦点深度も大きい。従って、後に形成されるトランジスタの
チャネル長(L)を、微細化することが可能であり、回路の動作速度を高めることが可能
である。また、微細化によって、半導体装置の消費電力を低減することも可能である。
【0074】
なお、絶縁層128の上には、下地として機能する絶縁層を設けても良い。当該絶縁層は
、PVD法やCVD法などを用いて形成することができる。
【0075】
次に、ソース電極142aおよびドレイン電極142bを覆うように酸化物半導体層を形
成した後、当該酸化物半導体層を選択的にエッチングして酸化物半導体層144を形成す
る(図4(B)参照)。
【0076】
酸化物半導体層は、少なくともIn、Ga、Sn及びZnから選ばれた一種以上の元素を
含有する。例えば、四元系金属酸化物であるIn−Sn−Ga−Zn−O系や、三元系金
属酸化物であるIn−Ga−Zn−O系、In−Sn−Zn−O系、In−Al−Zn−
O系、Sn−Ga−Zn−O系、Al−Ga−Zn−O系、Sn−Al−Zn−O系や、
二元系金属酸化物であるIn−Zn−O系、In−Ga−O系、Sn−Zn−O系、Al
−Zn−O系、Zn−Mg−O系、Sn−Mg−O系、In−Mg−O系や、In−O系
、Sn−O系、Zn−O系などを用いて形成することができる。また、上記酸化物半導体
にInとGaとSnとZn以外の元素、例えばSiOを含ませてもよい。
【0077】
中でも、In−Ga−Zn−O系の酸化物半導体材料は、無電界時の抵抗が十分に高くオ
フ電流を十分に小さくすることが可能であり、また、電界効果移動度も高いため、半導体
装置に用いる半導体材料としては好適である。
【0078】
In−Ga−Zn−O系の酸化物半導体材料の代表例としては、InGaO(ZnO)
(m>0)で表記されるものがある。また、Gaに代えてMの表記を用い、InMO
(ZnO)(m>0)のように表記される酸化物半導体材料がある。ここで、Mは、ガ
リウム(Ga)、アルミニウム(Al)、鉄(Fe)、ニッケル(Ni)、マンガン(M
n)、コバルト(Co)などから選ばれた一の金属元素または複数の金属元素を示す。例
えば、Mとしては、Ga、GaおよびAl、GaおよびFe、GaおよびNi、Gaおよ
びMn、GaおよびCoなどを適用することができる。なお、上述の組成は結晶構造から
導き出されるものであり、あくまでも一例に過ぎないことを付記する。
【0079】
また、酸化物半導体層としてIn−Zn−O系の材料を用いる場合、該酸化物半導体層を
スパッタ法で作製するためのターゲットとしては、原子数比で、In:Zn=50:1〜
1:2(モル数比に換算するとIn:ZnO=25:1〜1:4)、好ましくはI
n:Zn=20:1〜1:1(モル数比に換算するとIn:ZnO=10:1〜1
:2)、さらに好ましくはIn:Zn=15:1〜1.5:1(モル数比に換算するとI
:ZnO=15:2〜3:4)とする。例えば、In−Zn−O系酸化物半導体
の形成に用いるターゲットは、原子数比がIn:Zn:O=X:Y:Zのとき、Z>1.
5X+Yとする。
【0080】
本実施の形態では、非晶質構造の酸化物半導体層を、In−Ga−Zn−O系のターゲッ
トを用いるスパッタ法により形成することとする。
【0081】
ターゲット中の金属酸化物の相対密度は80%以上、好ましくは95%以上、さらに好ま
しくは99.9%以上である。相対密度の高いターゲットを用いることにより、緻密な構
造の酸化物半導体層を形成することが可能である。
【0082】
酸化物半導体層の形成雰囲気は、希ガス(代表的にはアルゴン)雰囲気、酸素雰囲気、ま
たは、希ガス(代表的にはアルゴン)と酸素との混合雰囲気とするのが好適である。具体
的には、例えば、水素、水、水酸基、水素化物などの不純物が、濃度1ppm以下(望ま
しくは濃度10ppb以下)にまで除去された高純度ガス雰囲気を用いるのが好適である

【0083】
酸化物半導体層の形成の際には、例えば、減圧状態に保持された処理室内に被処理物を保
持し、被処理物の温度が100℃以上550℃未満、好ましくは200℃以上400℃以
下となるように被処理物を熱する。または、酸化物半導体層の形成の際の被処理物の温度
は、室温(25℃±10℃)としてもよい。そして、処理室内の水分を除去しつつ、水素
や水などが除去されたスパッタガスを導入し、上記ターゲットを用いて酸化物半導体層を
形成する。被処理物を熱しながら酸化物半導体層を形成することにより、酸化物半導体層
に含まれる不純物を低減することができる。また、スパッタによる損傷を軽減することが
できる。処理室内の水分を除去するためには、吸着型の真空ポンプを用いることが好まし
い。例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプなどを用い
ることができる。また、ターボポンプにコールドトラップを加えたものを用いてもよい。
クライオポンプなどを用いて排気することで、処理室から水素や水などを除去することが
できるため、酸化物半導体層中の不純物濃度を低減できる。
【0084】
酸化物半導体層の形成条件としては、例えば、被処理物とターゲットとの間との距離が1
70mm、圧力が0.4Pa、直流(DC)電力が0.5kW、雰囲気が酸素(酸素10
0%)雰囲気、またはアルゴン(アルゴン100%)雰囲気、または酸素とアルゴンの混
合雰囲気、といった条件を適用することができる。なお、パルス直流(DC)電源を用い
ると、ごみ(成膜時に形成される粉状の物質など)を低減でき、膜厚分布も均一となるた
め好ましい。酸化物半導体層の厚さは、1nm以上50nm以下、好ましくは1nm以上
30nm以下、より好ましくは1nm以上10nm以下とする。このような厚さの酸化物
半導体層を用いることで、微細化に伴う短チャネル効果を抑制することが可能である。た
だし、適用する酸化物半導体材料や、半導体装置の用途などにより適切な厚さは異なるか
ら、その厚さは、用いる材料や用途などに応じて選択することもできる。
【0085】
なお、酸化物半導体層をスパッタ法により形成する前には、アルゴンガスを導入してプラ
ズマを発生させる逆スパッタを行い、形成表面(例えば絶縁層128の表面)の付着物を
除去するのが好適である。ここで、逆スパッタとは、通常のスパッタは、スパッタターゲ
ットにイオンを衝突させる方法を指すが、逆に、被処理物の処理表面にイオンを衝突させ
ることによってその表面を改質する方法のことをいう。処理表面にイオンを衝突させる方
法としては、アルゴン雰囲気下で処理表面側に高周波電圧を印加して、被処理物付近にプ
ラズマを生成する方法などがある。なお、アルゴン雰囲気に代えて窒素、ヘリウム、酸素
などによる雰囲気を適用してもよい。
【0086】
その後、酸化物半導体層に対して、熱処理(第1の熱処理)を行うことが望ましい。この
第1の熱処理によって酸化物半導体層中の、水素(水や水酸基を有する化合物を含む)を
除去することができる。第1の熱処理の温度は、例えば、300℃以上550℃未満、ま
たは400℃以上500℃以下とする。
【0087】
熱処理は、例えば、抵抗発熱体などを用いた電気炉に被処理物を導入し、窒素雰囲気下、
450℃、1時間の条件で行うことができる。この間、酸化物半導体層は大気に触れさせ
ず、水や水素の混入が生じないようにする。
【0088】
熱処理装置は電気炉に限られず、加熱されたガスなどの媒体からの熱伝導、または熱輻射
によって、被処理物を加熱する装置を用いても良い。例えば、GRTA(Gas Rap
id Thermal Anneal)装置、LRTA(Lamp Rapid The
rmal Anneal)装置等のRTA(Rapid Thermal Anneal
)装置を用いることができる。LRTA装置は、ハロゲンランプ、メタルハライドランプ
、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ラン
プなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置である。
GRTA装置は、高温のガスを用いて熱処理を行う装置である。ガスとしては、アルゴン
などの希ガス、または窒素のような、熱処理によって被処理物と反応しない不活性気体が
用いられる。
【0089】
例えば、第1の熱処理として、熱せられた不活性ガス雰囲気中に被処理物を投入し、数分
間熱した後、当該不活性ガス雰囲気から被処理物を取り出すGRTA処理を行ってもよい
。GRTA処理を用いると短時間での高温熱処理が可能となる。また、被処理物の耐熱温
度を超える温度条件であっても適用が可能となる。なお、処理中に、不活性ガスを、酸素
を含むガスに切り替えても良い。酸素を含む雰囲気において第1の熱処理を行うことで、
酸素欠損に起因するエネルギーギャップ中の欠陥準位を低減することができるためである

【0090】
なお、不活性ガス雰囲気としては、窒素、または希ガス(ヘリウム、ネオン、アルゴン等
)を主成分とする雰囲気であって、水、水素などが含まれない雰囲気を適用するのが望ま
しい。例えば、熱処理装置に導入する窒素や、ヘリウム、ネオン、アルゴン等の希ガスの
純度を、6N(99.9999%)以上、好ましくは7N(99.99999%)以上(
すなわち、不純物濃度が1ppm以下、好ましくは0.1ppm以下)とする。
【0091】
ところで、上述の熱処理(第1の熱処理)には水素や水などを除去する効果があるから、
当該熱処理を、脱水化処理や、脱水素化処理などと呼ぶこともできる。当該脱水化処理や
、脱水素化処理は、酸化物半導体層の形成後やゲート絶縁層の形成後、ゲート電極の形成
後、などのタイミングにおいて行うことも可能である。また、このような脱水化処理、脱
水素化処理は、一回に限らず複数回行っても良い。
【0092】
酸化物半導体層のエッチングは、上記熱処理の前、または上記熱処理の後のいずれにおい
て行っても良い。また、素子の微細化という観点からはドライエッチングを用いるのが好
適であるが、ウェットエッチングを用いても良い。エッチングガスやエッチング液につい
ては被エッチング材料に応じて適宜選択することができる。なお、素子におけるリークな
どが問題とならない場合には、酸化物半導体層を島状に加工しないで用いても良い。
【0093】
次に、酸化物半導体層144に接するゲート絶縁層146を形成し、その後、ゲート絶縁
層146上において酸化物半導体層144の一部と重畳する領域にゲート電極148aを
、また、ソース電極142aと重畳する領域に電極148bを形成する(図4(C)参照
)。
【0094】
ゲート絶縁層146は、CVD法やスパッタ法等を用いて形成することができる。また、
ゲート絶縁層146は、酸化シリコン、窒化シリコン、酸化窒化シリコン、酸化アルミニ
ウム、酸化タンタル、酸化ハフニウム、酸化イットリウム、ハフニウムシリケート(Hf
SixOy(x>0、y>0))、窒素が添加されたハフニウムシリケート、窒素が添加
されたハフニウムアルミネート、酸化ガリウムなどを含むように形成するのが好適である
。ゲート絶縁層146は、単層構造としても良いし、積層構造としても良い。また、その
厚さは特に限定されないが、半導体装置を微細化する場合には、トランジスタの動作を確
保するために薄くするのが望ましい。例えば、酸化シリコンを用いる場合には、1nm以
上100nm以下、好ましくは10nm以上50nm以下とすることができる。
【0095】
上述のように、ゲート絶縁層を薄くすると、トンネル効果などに起因するゲートリークが
問題となる。ゲートリークの問題を解消するには、ゲート絶縁層146に、酸化ハフニウ
ム、酸化タンタル、酸化イットリウム、ハフニウムシリケート、窒素が添加されたハフニ
ウムシリケート、窒素が添加されたハフニウムアルミネート、などの高誘電率(high
−k)材料を用いると良い。high−k材料をゲート絶縁層146に用いることで、電
気的特性を確保しつつ、ゲートリークを抑制するために膜厚を大きくすることが可能にな
る。なお、high−k材料を含む膜と、酸化シリコン、窒化シリコン、酸化窒化シリコ
ン、窒化酸化シリコン、酸化アルミニウムなどのいずれかを含む膜との積層構造としても
よい。
【0096】
ゲート絶縁層146の形成後には、不活性ガス雰囲気下、または酸素雰囲気下で第2の熱
処理を行うのが望ましい。熱処理の温度は、200℃以上450℃以下、望ましくは25
0℃以上350℃以下である。例えば、窒素雰囲気下で250℃、1時間の熱処理を行え
ばよい。第2の熱処理を行うことによって、トランジスタの電気的特性のばらつきを軽減
することができる。また、ゲート絶縁層146が酸素を含む場合、脱水化または脱水素化
処理後の酸化物半導体層144に酸素を供給し、該酸化物半導体層144の酸素欠損を補
填して、i型(真性半導体)またはi型に限りなく近い酸化物半導体層を形成することも
できる。
【0097】
なお、本実施の形態では、ゲート絶縁層146の形成後に第2の熱処理を行っているが、
第2の熱処理のタイミングはこれに限定されない。例えば、ゲート電極の形成後に第2の
熱処理を行っても良い。また、第1の熱処理に続けて第2の熱処理を行っても良いし、第
1の熱処理に第2の熱処理を兼ねさせても良いし、第2の熱処理に第1の熱処理を兼ねさ
せても良い。
【0098】
上述のように、第1の熱処理及び第2の熱処理を適用することで、酸化物半導体層144
を、その主成分以外の不純物が極力含まれないように高純度化することができる。
【0099】
ゲート電極148aおよび電極148bは、ゲート絶縁層146上に導電層を形成した後
に、当該導電層を選択的にエッチングすることによって形成することができる。ゲート電
極148aおよび電極148bとなる導電層は、スパッタ法をはじめとするPVD法や、
プラズマCVD法などのCVD法を用いて形成することができる。詳細は、ソース電極1
42aおよびドレイン電極142bの場合と同様であり、これらの記載を参酌することが
できる。
【0100】
なお、ゲート電極148aのチャネル長方向の幅は、酸化物半導体層144において、ソ
ース電極142aとチャネル形成領域の間と、ドレイン電極142bとチャネル形成領域
との間と、の少なくとも一に、オフセット領域が形成されるように、適宜設定するものと
する。なお、ソース電極側のオフセット領域(LOFF_S)のオフセット幅と、ドレイ
ン電極側のオフセット領域(LOFF_D)のオフセット幅と、は必ずしも一致するもの
ではないが、トランジスタ162と、別のトランジスタ162との間においてLOFF_
のオフセット幅とLOFF_Dのオフセット幅との合計の値は一定となる。LOFF_
またはLOFF_Dのオフセット幅は、少なくとも0nmよりも大きい必要があり、2
μm以下であるのが好ましい。オフセット領域は、ゲート電極の電界の影響を受けない、
または受けにくい抵抗領域として機能するため、トランジスタ162のオフ電流をさらに
低減する上で効果的である。
【0101】
なお、オフセット領域は、少なくともソース電極142a側に設けられていることが好ま
しい。ソース電極142a側にオフセット領域を設けることで、ソース電極142aとト
ランジスタ160のゲート電極110が電気的に接続される部位(フローティングゲート
部)と、トランジスタ162のゲート電極148aとの間の寄生容量を低減することがで
きる。その結果、書き込みまたは読み出し動作時にトランジスタ162のゲート電極14
8aがフローティングゲート部の電位に及ぼす影響が減り、安定した動作が可能な半導体
装置とすることができる。
【0102】
容量素子用の電極となる電極148bは、トランジスタ160のゲート電極110の少な
くとも一部が重畳するように形成するのが好ましい。このような構成を適用することで、
回路面積を十分に縮小することができるためである。
【0103】
次に、ゲート絶縁層146、ゲート電極148aおよび電極148b上に、絶縁層151
および絶縁層152を形成する(図5(A)参照)。絶縁層151および絶縁層152は
、PVD法やCVD法などを用いて形成することができる。また、酸化シリコン、酸化窒
化シリコン、窒化シリコン、酸化ハフニウム、酸化アルミニウム、酸化ガリウム等の無機
絶縁材料を含む材料を用いて形成することができる。
【0104】
なお、絶縁層151や絶縁層152には、誘電率の低い材料や、誘電率の低い構造(多孔
性の構造など)を用いることが望ましい。絶縁層151や絶縁層152の誘電率を低くす
ることにより、配線や電極などの間に生じる容量を低減し、動作の高速化を図ることがで
きるためである。
【0105】
なお、本実施の形態では、絶縁層151と絶縁層152の積層構造としているが、本発明
の一態様はこれに限定されない。トランジスタ162および容量素子164上の絶縁層は
、1層としても良いし、3層以上の積層構造としても良い。また、絶縁層を設けない構成
とすることも可能である。
【0106】
なお、上記絶縁層152は、その表面が平坦になるように形成することが望ましい。表面
が平坦になるように絶縁層152を形成することで、半導体装置を微細化した場合などに
おいても、絶縁層152上に、電極や配線などを好適に形成することができるためである
。なお、絶縁層152の平坦化は、CMP処理などの方法を用いて行うことができる。
【0107】
次に、ゲート絶縁層146、絶縁層151、絶縁層152に、ドレイン電極142bにま
で達する開口153を形成する(図5(B)参照)。当該開口153の形成は、マスクな
どを用いた選択的なエッチングにより行われる。
【0108】
ここで、上記の開口153は、電極126と重畳する領域に形成することが望ましい。こ
のような領域に開口153を形成することで、電極のコンタクト領域に起因する素子面積
の増大を抑制することができる。つまり、半導体装置の集積度を高めることができる。
【0109】
その後、上記開口153に電極154を形成し、絶縁層152上に電極154に接する配
線156を形成する(図5(C)参照)。
【0110】
電極154は、例えば、開口153を含む領域にPVD法やCVD法などを用いて導電層
を形成した後、エッチング処理やCMP処理といった方法を用いて、上記導電層の一部を
除去することにより形成することができる。
【0111】
より具体的には、例えば、開口153を含む領域にPVD法によりチタン膜を薄く形成し
、CVD法により窒化チタン膜を薄く形成した後に、開口153に埋め込むようにタング
ステン膜を形成する方法を適用することができる。ここで、PVD法により形成されるチ
タン膜は、被形成面の酸化膜(自然酸化膜など)を還元し、下部電極など(ここではドレ
イン電極142b)との接触抵抗を低減させる機能を有する。また、その後に形成される
窒化チタン膜は、導電性材料の拡散を抑制するバリア機能を備える。また、チタンや窒化
チタンなどによるバリア膜を形成した後に、メッキ法により銅膜を形成してもよい。
【0112】
なお、上記導電層の一部を除去して電極154を形成する際には、その表面が平坦になる
ように加工することが望ましい。例えば、開口153を含む領域にチタン膜や窒化チタン
膜を薄く形成した後に、開口153に埋め込むようにタングステン膜を形成する場合には
、その後のCMP処理によって、不要なタングステン、チタン、窒化チタンなどを除去す
ると共に、その表面の平坦性を向上させることができる。このように、電極154を含む
表面を平坦化することにより、後の工程において、良好な電極、配線、絶縁層、半導体層
などを形成することが可能となる。
【0113】
配線156は、スパッタ法をはじめとするPVD法や、プラズマCVD法などのCVD法
を用いて導電層を形成した後、当該導電層をパターニングすることによって形成される。
また、導電層の材料としては、アルミニウム、クロム、銅、タンタル、チタン、モリブデ
ン、タングステンから選ばれた元素や、上述した元素を成分とする合金等を用いることが
できる。マンガン、マグネシウム、ジルコニウム、ベリリウム、ネオジム、スカンジウム
のいずれか、またはこれらを複数組み合わせた材料を用いてもよい。詳細は、ソース電極
142aまたはドレイン電極142bなどと同様である。
【0114】
以上により、高純度化された酸化物半導体層144を用いたトランジスタ162、および
容量素子164が完成する(図5(C)参照)。
【0115】
本実施の形態において示すトランジスタ162では、酸化物半導体層144が高純度化さ
れているため、その水素濃度は、5×1019atoms/cm以下、望ましくは5×
1018atoms/cm以下、より望ましくは5×1017atoms/cm以下
である。また、酸化物半導体層144のキャリア密度は、一般的なシリコンウェハにおけ
るキャリア密度(1×1014/cm程度)と比較して、十分に小さい値(例えば、1
×1012/cm未満、より好ましくは、1.45×1010/cm未満)をとる。
そして、これにより、オフ電流が十分に小さくなる。
【0116】
このように高純度化され、真性化された酸化物半導体層144を用いることで、トランジ
スタのオフ電流を十分に低減することができる。そして、このようなトランジスタを用い
ることで、極めて長期にわたり記憶内容を保持することが可能な半導体装置が得られる。
【0117】
さらに、酸化物半導体は、エネルギーギャップが3.0eV〜3.5eVと大きく熱励起
キャリアが極めて少ないこともあり、酸化物半導体を用いたトランジスタ162は、高温
環境下でも特性の劣化を起こさず、且つオフ電流を極めて低く保つことが可能である。特
に、トランジスタ162の酸化物半導体層144においてオフセット領域を設けることは
、トランジスタ162のオフ電流をさらに低減する上で効果的である。
【0118】
〈変形例〉
次に、本実施の形態の半導体装置の他の構成について、図6を参照して説明する。
【0119】
〈半導体装置の断面構成および平面構成〉
図6(A)には、半導体装置の断面を、図6(B)には、半導体装置の平面を、それぞれ
示す。ここで、図6(A)は、図6(B)のC1−C2およびD1−D2における断面に
相当する。図6(A)および図6(B)に示される半導体装置は、図1で示した半導体装
置と同様に、下部に第1の半導体材料を用いたトランジスタ160を有し、上部に第2の
半導体材料を用いたトランジスタ262を有するものである。ここで、第1の半導体材料
と第2の半導体材料とは異なる材料とすることが望ましい。例えば、第1の半導体材料を
酸化物半導体以外の材料とし、第2の半導体材料を酸化物半導体とすることができる。酸
化物半導体以外の半導体材料(例えば、単結晶シリコン)を用いたトランジスタは、高速
動作が容易である。一方で、酸化物半導体を用いたトランジスタは、その特性により長時
間の電荷保持を可能とする。
【0120】
図6における半導体装置と、図1における半導体装置とは、トランジスタ262が、酸化
物半導体層244上に、第1のゲート電極148cと、第1のゲート電極148cと等電
位が印加される第2のゲート電極148dと、を有するマルチゲート構造のトランジスタ
である点において相違する。
【0121】
図6において、トランジスタ262は、絶縁層128上に設けられたソース電極(または
ドレイン電極)142a、およびドレイン電極(またはソース電極)142bと、ソース
電極142aとドレイン電極142bとの間に設けられた電極142cと、ソース電極1
42a、電極142cおよびドレイン電極142bと電気的に接続されている酸化物半導
体層244と、ソース電極142a、電極142c、ドレイン電極142bおよび酸化物
半導体層244を覆うゲート絶縁層146と、ゲート絶縁層146上に酸化物半導体層2
44の一部と重畳するように設けられた第1のゲート電極148cおよび第2のゲート電
極148dと、を有する。なお、電極142cは、必ずしも設けなくとも良い。
【0122】
酸化物半導体層244は、第1のゲート電極148cと重畳する第1のチャネル形成領域
と、第2のゲート電極148dと重畳する第2のチャネル形成領域と、第1のチャネル形
成領域または第2のチャネル形成領域とそれぞれ接するオフセット領域と、を有する。酸
化物半導体層244において、オフセット領域とは、ソース電極142a、電極142c
、ドレイン電極142b、第1のゲート電極148cおよび第2のゲート電極148dの
いずれとも重畳しない領域である。
【0123】
図6に示すように、トランジスタ262の酸化物半導体層244においてオフセット領域
を設けることで、オフセット領域が抵抗領域として機能し、トランジスタ262のオフ電
流をより低減することができる。また、トランジスタ262をマルチゲート構造のトラン
ジスタとすることで、トランジスタ262のオフ電流をさらに低減することができる。
【0124】
なお、トランジスタ262における電極142cは、ソース電極142aおよびドレイン
電極142bと同様の工程で作製することができる。また、トランジスタ262における
酸化物半導体層244は、トランジスタ162における酸化物半導体層144と同様の工
程で作製することができる。また、トランジスタ262における第1のゲート電極148
cおよび第2のゲート電極148dは、電極148bと同様の工程で作製することができ
る。トランジスタ262の作製工程の詳細は、トランジスタ162の作製工程を参酌する
ことが可能である。
【0125】
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
【0126】
(実施の形態2)
本実施の形態では、開示する発明の別の一態様に係る半導体装置の構成およびその作製方
法について、図7乃至図9を参照して説明する。
【0127】
〈半導体装置の断面構成および平面構成〉
図7は、本実施の形態にかかる半導体装置の構成の一例である。図7(A)には、半導体
装置の断面を、図7(B)には、半導体装置の平面を、それぞれ示す。ここで、図7(A
)は、図7(B)のE1−E2およびF1−F2における断面に相当する。図7(A)お
よび図7(B)に示される半導体装置は、下部に第1の半導体材料を用いたトランジスタ
160を有し、上部に第2の半導体材料を用いたトランジスタ362を有するものである
。ここで、第1の半導体材料と第2の半導体材料とは異なる材料とすることが望ましい。
例えば、第1の半導体材料を酸化物半導体以外の材料とし、第2の半導体材料を酸化物半
導体とすることができる。酸化物半導体以外の半導体材料(例えば、単結晶シリコン)を
用いたトランジスタは、高速動作が容易である。一方で、酸化物半導体を用いたトランジ
スタは、その特性により長時間の電荷保持を可能とする。
【0128】
なお、上記トランジスタは、いずれもnチャネル型トランジスタであるものとして説明す
るが、pチャネル型トランジスタを用いることができるのはいうまでもない。また、開示
する発明の技術的な本質は、情報を保持するために酸化物半導体のようなオフ電流を十分
に低減することが可能な材料をトランジスタ362に用いる点にあるから、半導体装置に
用いられる材料や半導体装置の構造など、半導体装置の具体的な構成をここで示すものに
限定する必要はない。
【0129】
図7におけるトランジスタ160は、図1におけるトランジスタ160と同様である。す
なわち、図7におけるトランジスタ160は、半導体材料(例えば、シリコンなど)を含
む基板100に設けられたチャネル形成領域116と、チャネル形成領域116を挟むよ
うに設けられた不純物領域120と、不純物領域120に接する金属化合物領域124と
、チャネル形成領域116上に設けられたゲート絶縁層108と、ゲート絶縁層108上
に設けられたゲート電極110と、を有する。詳細については、実施の形態1を参酌でき
る。
【0130】
また、図7における容量素子164は、図1における容量素子164と同様である。すな
わち、図7における容量素子164は、ソース電極142a、酸化物半導体層144、ゲ
ート絶縁層146、電極148b、で構成される。ソース電極142aは、容量素子16
4の一方の電極として機能し、電極148bは、容量素子164の他方の電極として機能
することになる。その他の詳細については、実施の形態1を参酌できる。
【0131】
図7におけるトランジスタ362と、図1におけるトランジスタ162との相違の一は、
ソース電極142aおよびドレイン電極142bと、酸化物半導体層144と、の積層順
である。すなわち、図7におけるトランジスタ362は、酸化物半導体層144と、酸化
物半導体層144上に設けられたソース電極142aおよびドレイン電極142bと、ソ
ース電極142a、ドレイン電極142bおよび酸化物半導体層144を覆うゲート絶縁
層146と、酸化物半導体層144の一部を重畳してゲート絶縁層146上に設けられた
ゲート電極148aと、を有する。
【0132】
酸化物半導体層144は、ゲート電極148aと重畳するチャネル形成領域と、該チャネ
ル形成領域と接するオフセット領域と、を有する。酸化物半導体層144において、オフ
セット領域とは、ソース電極142a、ドレイン電極142b及びゲート電極148aの
いずれとも重畳しない領域である。
【0133】
なお、酸化物半導体層144は水素などの不純物が十分に除去されることにより、または
、十分な酸素が供給されることにより、高純度化されたものであることが望ましい。
【0134】
図1に示す半導体装置と同様に、図7に示す半導体装置は、トランジスタ362および容
量素子164の上には絶縁層151が設けられており、絶縁層151上には絶縁層152
が設けられている。そして、ゲート絶縁層146、絶縁層151、絶縁層152などに形
成された開口には、電極154が設けられ、絶縁層152上には、電極154と接続する
配線156が形成される。配線156は、メモリセルの一と他のメモリセルとを電気的に
接続する。なお、図7では電極126および電極154を用いて、金属化合物領域124
、ドレイン電極142b、および配線156を接続しているが、開示する発明はこれに限
定されない。
【0135】
なお、図7において、金属化合物領域124とドレイン電極142bを接続する電極12
6と、ドレイン電極142bと配線156を接続する電極154とは重畳して配置されて
いる。つまり、トランジスタ160のソース電極やドレイン電極として機能する電極12
6と、トランジスタ362のドレイン電極142bと、が接する領域は、トランジスタ3
62のドレイン電極142bと、電極154が接する領域と重なっている。このようなレ
イアウトを採用することで、高集積化を図ることができる。
【0136】
〈半導体装置の作製方法〉
次に、上記半導体装置の作製方法の一例について説明する。なお、本実施の形態で示す半
導体装置において下部のトランジスタ160は、実施の形態1と同様の工程で作製するこ
とが可能であり実施の形態1を参酌することができる。以下では、上部のトランジスタ3
62および容量素子164の作製方法について図8および図9を参照して説明する。
【0137】
〈上部のトランジスタの作製方法〉
ゲート電極110、電極126、絶縁層128などの上に酸化物半導体層を形成し、該酸
化物半導体層を選択的にエッチングして、酸化物半導体層144を形成する(図8(A)
参照)。なお、酸化物半導体層144の材料および成膜条件等は、先の実施の形態1で示
した材料および成膜条件を適用することができる。
【0138】
成膜した酸化物半導体層に対して、熱処理(第1の熱処理)を行うことが望ましい。この
第1の熱処理によって酸化物半導体層中の、水素(水や水酸基を有する化合物を含む)を
除去することができる。第1の熱処理の温度は、例えば、300℃以上550℃未満、ま
たは400℃以上500℃以下とする。
【0139】
酸化物半導体層のエッチングは、上記熱処理の前、または上記熱処理の後のいずれにおい
て行っても良い。また、素子の微細化という観点からはドライエッチングを用いるのが好
適であるが、ウェットエッチングを用いても良い。エッチングガスやエッチング液につい
ては被エッチング材料に応じて適宜選択することができる。
【0140】
次いで、酸化物半導体層144上に、導電層を形成し、該導電層を選択的にエッチングし
てソース電極142aおよびドレイン電極142bを形成する(図8(B)参照)。ソー
ス電極142aおよびドレイン電極142bを形成するための導電層の材料および成膜条
件等は、実施の形態1を参酌することができる。
【0141】
導電層のエッチングは、形成されるソース電極142a、およびドレイン電極142bの
端部が、テーパー形状となるように行うことが好ましい。ここで、テーパー角は、例えば
、30°以上60°以下であることが好ましい。ソース電極142aおよびドレイン電極
142bの端部をテーパー形状となるようにエッチングすることにより、後に形成される
ゲート絶縁層146の被覆性を向上し、段切れを防止することができる。
【0142】
次に、ソース電極142a、ドレイン電極142bおよび酸化物半導体層144を覆うゲ
ート絶縁層146を形成し、その後、ゲート絶縁層146上において酸化物半導体層14
4の一部と重畳する領域にゲート電極148aを、また、ソース電極142aと重畳する
領域に電極148bを形成する(図8(C)参照)。ゲート絶縁層146の材料および成
膜条件等は、実施の形態1を参酌することができる。また、ゲート電極148aおよび電
極148bを形成するための導電層の材料および成膜条件等は、実施の形態1を参酌する
ことができる。
【0143】
ゲート絶縁層146の形成後には、不活性ガス雰囲気下、または酸素雰囲気下で第2の熱
処理を行うのが望ましい。熱処理の温度は、200℃以上450℃以下、望ましくは25
0℃以上350℃以下である。例えば、窒素雰囲気下で250℃、1時間の熱処理を行え
ばよい。第2の熱処理を行うことによって、トランジスタの電気的特性のばらつきを軽減
することができる。また、ゲート絶縁層146が酸素を含む場合、脱水化または脱水素化
処理後の酸化物半導体層144に酸素を供給し、該酸化物半導体層144の酸素欠損を補
填して、i型(真性半導体)またはi型に限りなく近い酸化物半導体層を形成することも
できる。
【0144】
なお、本実施の形態では、ゲート絶縁層146の形成後に第2の熱処理を行っているが、
第2の熱処理のタイミングはこれに限定されない。例えば、ゲート電極の形成後に第2の
熱処理を行っても良い。また、第1の熱処理に続けて第2の熱処理を行っても良いし、第
1の熱処理に第2の熱処理を兼ねさせても良いし、第2の熱処理に第1の熱処理を兼ねさ
せても良い。
【0145】
上述のように、第1の熱処理及び第2の熱処理を適用することで、酸化物半導体層144
を、その主成分以外の不純物が極力含まれないように高純度化することができる。
【0146】
なお、ゲート電極148aのチャネル長方向の幅は、酸化物半導体層144において、ソ
ース電極142aとチャネル形成領域の間と、ドレイン電極142bとチャネル形成領域
との間と、の少なくとも一に、オフセット領域が形成されるように、適宜設定するものと
する。なお、ソース電極側のオフセット領域(LOFF_S)のオフセット幅と、ドレイ
ン電極側のオフセット領域(LOFF_D)のオフセット幅と、は必ずしも一致するもの
ではないが、トランジスタ362と、別のトランジスタ362との間においてLOFF_
のオフセット幅とLOFF_Dのオフセット幅との合計の値は一定となる。LOFF_
またはLOFF_Dのオフセット幅は、少なくとも0nmよりも大きい必要があり、2
μm以下であるのが好ましい。オフセット領域は、ゲート電極の電界の影響を受けない、
または受けにくい抵抗領域として機能するため、トランジスタ362のオフ電流をさらに
低減する上で効果的である。
【0147】
なお、オフセット領域は、少なくともソース電極142a側に設けられていることが好ま
しい。ソース電極142a側にオフセット領域を設けることで、ソース電極142aとト
ランジスタ160のゲート電極110が電気的に接続される部位(フローティングゲート
部)と、トランジスタ362のゲート電極148aとの間の寄生容量を低減することがで
きる。その結果、書き込みまたは読み出し動作時にトランジスタ362のゲート電極14
8aがフローティングゲート部の電位に及ぼす影響が減り、安定した動作が可能な半導体
装置とすることができる。
【0148】
容量素子用の電極となる電極148bは、トランジスタ160のゲート電極110の少な
くとも一部が重畳するように形成するのが好ましい。このような構成を適用することで、
回路面積を十分に縮小することができるためである。
【0149】
次に、実施の形態1で、図5(A)を用いて示した工程と同様に、ゲート絶縁層146、
ゲート電極148aおよび電極148b上に、絶縁層151および絶縁層152を形成す
る(図9(A)参照)。
【0150】
次に、ゲート絶縁層146、絶縁層151、絶縁層152に、ドレイン電極142bにま
で達する開口153を形成する(図9(B)参照)。当該開口153の形成は、マスクな
どを用いた選択的なエッチングにより行われる。
【0151】
ここで、上記の開口153は、電極126と重畳する領域に形成することが望ましい。こ
のような領域に開口153を形成することで、電極のコンタクト領域に起因する素子面積
の増大を抑制することができる。つまり、半導体装置の集積度を高めることができる。
【0152】
その後、実施の形態1で、図5(C)を用いて示した工程と同様に、上記開口153に電
極154を形成し、絶縁層152上に電極154に接する配線156を形成する(図9(
C)参照)。
【0153】
以上により、高純度化された酸化物半導体層144を用いたトランジスタ362、および
容量素子164が完成する(図9(C)参照)。
【0154】
本実施の形態において示すトランジスタ362では、酸化物半導体層144が高純度化さ
れているため、その水素濃度は、5×1019atoms/cm以下、望ましくは5×
1018atoms/cm以下、より望ましくは5×1017atoms/cm以下
である。また、酸化物半導体層144のキャリア密度は、一般的なシリコンウェハにおけ
るキャリア密度(1×1014/cm程度)と比較して、十分に小さい値(例えば、1
×1012/cm未満、より好ましくは、1.45×1010/cm未満)をとる。
そして、これにより、オフ電流が十分に小さくなる。
【0155】
このように高純度化され、真性化された酸化物半導体層144を用いることで、トランジ
スタのオフ電流を十分に低減することができる。そして、このようなトランジスタを用い
ることで、極めて長期にわたり記憶内容を保持することが可能な半導体装置が得られる。
【0156】
さらに、酸化物半導体は、エネルギーギャップが3.0eV〜3.5eVと大きく熱励起
キャリアが極めて少ないこともあり、酸化物半導体を用いたトランジスタ362は、高温
環境下でも特性の劣化を起こさず、且つオフ電流を極めて低く保つことが可能である。特
に、トランジスタ362の酸化物半導体層144においてオフセット領域を設けることは
、トランジスタ362のオフ電流をさらに低減する上で効果的である。
【0157】
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
【0158】
(実施の形態3)
本実施の形態では、開示する発明の一態様に係る半導体装置の回路構成およびその動作に
ついて、図10を参照して説明する。また、図10に示す回路図においては、図1に示す
半導体装置の符号を参照して説明する。なお、回路図においては、酸化物半導体を用いた
トランジスタであることを示すために、OSの符号を併せて付す場合がある。
【0159】
図10(A−1)に示す半導体装置において、第1の配線(1st Line)とトラン
ジスタ160のソース電極とは、電気的に接続され、第2の配線(2nd Line)と
トランジスタ160のドレイン電極とは、電気的に接続されている。また、第3の配線(
3rd Line)とトランジスタ162のソース電極またはドレイン電極の他方とは、
電気的に接続され、第4の配線(4th Line)と、トランジスタ162のゲート電
極とは、電気的に接続されている。そして、トランジスタ160のゲート電極と、トラン
ジスタ162のソース電極またはドレイン電極の一方は、容量素子164の電極の一方と
電気的に接続され、第5の配線(5th Line)と、容量素子164の電極の他方は
電気的に接続されている。
【0160】
ここで、トランジスタ162には、例えば、上述の酸化物半導体を用いたトランジスタが
適用される。酸化物半導体を用いたトランジスタは、オフ電流が極めて小さいという特徴
を有しており、且つ、トランジスタ162の酸化物半導体層にはオフセット領域が設けら
れているため、さらにオフ電流を低減させることができる。このため、トランジスタ16
2をオフ状態とすることで、トランジスタ160のゲート電極の電位を極めて長時間にわ
たって保持することが可能である。そして、容量素子164を有することにより、トラン
ジスタ160のゲート電極に与えられた電荷の保持が容易になり、また、保持された情報
の読み出しが容易になる。なお、トランジスタ162に代えて、上述のトランジスタ26
2またはトランジスタ362を適用可能であることはいうまでもない。
【0161】
なお、トランジスタ160については特に限定されない。情報の読み出し速度を向上させ
るという観点からは、例えば、単結晶シリコンを用いたトランジスタなど、スイッチング
速度の高いトランジスタを適用するのが好適である。
【0162】
また、図10(B)に示すように、容量素子164を設けない構成とすることも可能であ
る。
【0163】
図10(A−1)に示す半導体装置では、トランジスタ160のゲート電極の電位が保持
可能という特徴を生かすことで、次のように、情報の書き込み、保持、読み出しが可能で
ある。
【0164】
はじめに、情報の書き込みおよび保持について説明する。まず、第4の配線の電位を、ト
ランジスタ162がオン状態となる電位にして、トランジスタ162をオン状態とする。
これにより、第3の配線の電位が、トランジスタ160のゲート電極、および容量素子1
64の一方の電極に与えられる。すなわち、トランジスタ160のゲート電極には、所定
の電荷が与えられる(書き込み)。ここでは、異なる二つの電位を与える電荷(以下、低
電位を与える電荷を電荷Q、高電位を与える電荷を電荷Qという)のいずれかが第3
の配線を通じて与えられるものとする。なお、異なる三つまたはそれ以上の電位を与える
電荷を適用して、記憶容量を向上させても良い。その後、第4の配線の電位を、トランジ
スタ162がオフ状態となる電位にして、トランジスタ162をオフ状態とすることによ
り、トランジスタ160のゲート電極に与えられた電荷が保持される(保持)。
【0165】
トランジスタ162のオフ電流は極めて小さいから、トランジスタ160のゲート電極の
電荷は長時間にわたって保持される。
【0166】
次に、情報の読み出しについて説明する。第1の配線に所定の電位(定電位)を与えた状
態で、第5の配線に適切な電位(読み出し電位)を与えると、トランジスタ160のゲー
ト電極に保持された電荷量に応じて、第2の配線は異なる電位をとる。一般に、トランジ
スタ160をnチャネル型とすると、トランジスタ160のゲート電極にQが与えられ
ている場合の見かけのしきい値Vth_Hは、トランジスタ160のゲート電極にQ
与えられている場合の見かけのしきい値Vth_Lより低くなるためである。ここで、見
かけのしきい値とは、トランジスタ160を「オン状態」とするために必要な第5の配線
の電位をいうものとする。したがって、第5の配線の電位をVth_HとVth_Lの中
間の電位Vとすることにより、トランジスタ160のゲート電極に与えられた電荷を判
別できる。例えば、書き込みにおいて、Qが与えられていた場合には、第5の配線の電
位がV(>Vth_H)となれば、トランジスタ160は「オン状態」となる。Q
与えられていた場合には、第5の配線の電位がV(<Vth_L)となっても、トラン
ジスタ160は「オフ状態」のままである。このため、第2の配線の電位を見ることで、
保持されている情報を読み出すことができる。
【0167】
なお、メモリセルをアレイ状に配置して用いる場合には、所望のメモリセルの情報のみを
読み出せることが必要になる。このように、所定のメモリセルの情報を読み出し、それ以
外のメモリセルの情報を読み出さない場合には、読み出しの対象ではないメモリセルの第
5の配線に対して、トランジスタ160のゲート電極の状態にかかわらずトランジスタ1
60が「オフ状態」となるような電位、つまり、Vth_Hより小さい電位を与えればよ
い。または、ゲート電極の状態にかかわらずトランジスタ160が「オン状態」となるよ
うな電位、つまり、Vth_Lより大きい電位を第5の配線に与えればよい。
【0168】
次に、情報の書き換えについて説明する。情報の書き換えは、上記情報の書き込みおよび
保持と同様に行われる。つまり、第4の配線の電位を、トランジスタ162がオン状態と
なる電位にして、トランジスタ162をオン状態とする。これにより、第3の配線の電位
(新たな情報に係る電位)が、トランジスタ160のゲート電極および容量素子164に
与えられる。その後、第4の配線の電位を、トランジスタ162がオフ状態となる電位に
して、トランジスタ162をオフ状態とすることにより、トランジスタ160のゲート電
極は、新たな情報に係る電荷が与えられた状態となる。
【0169】
このように、開示する発明に係る半導体装置は、再度の情報の書き込みによって直接的に
情報を書き換えることが可能である。このためフラッシュメモリなどにおいて必要とされ
る高電圧を用いてのフローティングゲートからの電荷の引き抜きが不要であり、消去動作
に起因する動作速度の低下を抑制することができる。つまり、半導体装置の高速動作が実
現される。
【0170】
なお、トランジスタ162のソース電極またはドレイン電極の一方は、トランジスタ16
0のゲート電極と電気的に接続されることにより、不揮発性メモリ素子として用いられる
フローティングゲート型トランジスタのフローティングゲートと同等の作用を奏する。こ
のため、図中、トランジスタ162のソース電極またはドレイン電極の一方とトランジス
タ160のゲート電極が電気的に接続される部位をフローティングゲート部FGと呼ぶ場
合がある。トランジスタ162がオフの場合、当該フローティングゲート部FGは絶縁体
中に埋設されたと見ることができ、フローティングゲート部FGには電荷が保持される。
酸化物半導体を用いたトランジスタ162のオフ電流は、シリコン半導体などで形成され
るトランジスタの10万分の1以下であるため、トランジスタ162のリークによる、フ
ローティングゲート部FGに蓄積される電荷の消失を無視することが可能である。つまり
、酸化物半導体を用いたトランジスタ162により、電力の供給が無くても情報の保持が
可能な不揮発性の記憶装置を実現することが可能である。
【0171】
例えば、トランジスタ162の室温(25℃)でのオフ電流が10zA(1zA(ゼプト
アンペア)は1×10−21A)以下であり、容量素子164の容量値が10fF程度で
ある場合には、少なくとも10秒以上のデータ保持が可能である。なお、当該保持時間
が、トランジスタ特性や容量値によって変動することはいうまでもない。
【0172】
また、この場合、従来のフローティングゲート型トランジスタにおいて指摘されているゲ
ート絶縁膜(トンネル絶縁膜)の劣化という問題が存在しない。つまり、従来問題とされ
ていた、電子をフローティングゲートに注入する際のゲート絶縁膜の劣化という問題を解
消することができる。これは、原理的な書き込み回数の制限が存在しないことを意味する
ものである。また、従来のフローティングゲート型トランジスタにおいて書き込みや消去
の際に必要であった高電圧も不要である。
【0173】
図10(A−1)に示す半導体装置は、当該半導体装置を構成するトランジスタなどの要
素が抵抗および容量を含むものとして、図10(A−2)のように考えることが可能であ
る。つまり、図10(A−2)では、トランジスタ160および容量素子164が、それ
ぞれ、抵抗および容量を含んで構成されると考えられる。R1およびC1は、それぞれ、
容量素子164の抵抗値および容量値であり、抵抗値R1は、容量素子164を構成する
絶縁層による抵抗値に相当する。また、R2およびC2は、それぞれ、トランジスタ16
0の抵抗値および容量値であり、抵抗値R2はトランジスタ160がオン状態の時のゲー
ト絶縁層による抵抗値に相当し、容量値C2はいわゆるゲート容量(ゲート電極と、ソー
ス電極またはドレイン電極との間に形成される容量、及び、ゲート電極とチャネル形成領
域との間に形成される容量)の容量値に相当する。
【0174】
トランジスタ162がオフ状態にある場合のソース電極とドレイン電極の間の抵抗値(実
効抵抗とも呼ぶ)をROSとすると、トランジスタ162のゲートリークが十分に小さい
条件において、R1およびR2が、R1≧ROS、R2≧ROSを満たす場合には、電荷
の保持期間(情報の保持期間ということもできる)は、主としてトランジスタ162のオ
フ電流によって決定されることになる。
【0175】
逆に、当該条件を満たさない場合には、トランジスタ162のオフ電流が十分に小さくと
も、保持期間を十分に確保することが困難になる。トランジスタ162のオフ電流以外の
リーク電流(例えば、トランジスタ160のソース電極とゲート電極の間において生じる
リーク電流等)が大きいためである。このことから、本実施の形態において開示する半導
体装置は、上述の関係を満たすものであることが望ましいといえる。
【0176】
一方で、C1とC2は、C1≧C2の関係を満たすことが望ましい。C1を大きくするこ
とで、第5の配線によってフローティングゲート部FGの電位を制御する際に、第5の配
線の電位を効率よくフローティングゲート部FGに与えることができるようになり、第5
の配線に与える電位間(例えば、読み出しの電位と、非読み出しの電位)の電位差を低く
抑えることができるためである。
【0177】
上述の関係を満たすことで、より好適な半導体装置を実現することが可能である。なお、
R1およびR2は、トランジスタ160のゲート絶縁層や容量素子164の絶縁層によっ
て決まる。C1およびC2についても同様である。よって、ゲート絶縁層の材料や厚さな
どを適宜設定し、上述の関係を満たすようにすることが望ましい。
【0178】
本実施の形態で示す半導体装置においては、フローティングゲート部FGが、フラッシュ
メモリ等のフローティングゲート型トランジスタのフローティングゲートと同等の作用を
するが、本実施の形態のフローティングゲート部FGは、フラッシュメモリ等のフローテ
ィングゲートと本質的に異なる特徴を有する。フラッシュメモリでは、コントロールゲー
トに印加される電圧が高いため、その電位の影響が、隣接するセルのフローティングゲー
トにおよぶことを防ぐために、セルとセルとの間隔をある程度保つ必要が生じる。このこ
とは、半導体装置の高集積化を阻害する要因の一つである。そして、当該要因は、高電界
をかけてトンネル電流を発生させるというフラッシュメモリの根本的な原理に起因するも
のである。
【0179】
一方、本実施の形態に係る半導体装置は、酸化物半導体を用いたトランジスタのスイッチ
ングによって動作し、上述のようなトンネル電流による電荷注入の原理を用いない。すな
わち、フラッシュメモリのような、電荷を注入するための高電界が不要である。これによ
り、隣接セルに対する、コントロールゲートによる高電界の影響を考慮する必要がないた
め、高集積化が容易になる。
【0180】
また、高電界が不要であり、大型の周辺回路(昇圧回路など)が不要である点も、フラッ
シュメモリに対するアドバンテージである。例えば、本実施の形態に係るメモリセルに印
加される電圧(メモリセルの各端子に同時に印加される電位の最大のものと最小のものの
差)の最大値は、2値(1ビット)の情報を書き込む場合、一つのメモリセルにおいて、
5V以下、好ましくは3V以下とすることができる。
【0181】
容量素子164を構成する絶縁層の比誘電率εr1と、トランジスタ160を構成する絶
縁層の比誘電率εr2とを異ならせる場合には、容量素子164を構成する絶縁層の面積
S1と、トランジスタ160においてゲート容量を構成する絶縁層面積S2とが、2・S
2≧S1(望ましくはS2≧S1)を満たしつつ、C1≧C2を実現することが容易であ
る。すなわち、容量素子164を構成する絶縁層の面積を小さくしつつ、C1≧C2を実
現することが容易である。具体的には、例えば、容量素子164を構成する絶縁層におい
ては、酸化ハフニウムなどのhigh−k材料でなる膜、または酸化ハフニウムなどのh
igh−k材料でなる膜と酸化物半導体でなる膜との積層構造を採用してεr1を10以
上、好ましくは15以上とし、ゲート容量を構成する絶縁層においては、酸化シリコンを
採用して、εr2=3〜4とすることができる。
【0182】
このような構成を併せて用いることで、開示する発明に係る半導体装置の、より一層の高
集積化が可能である。
【0183】
なお、半導体装置の記憶容量を大きくするためには、高集積化以外に、多値化の手法を採
ることもできる。例えば、メモリセルの一に3段階以上の情報を書き込む構成とすること
で、2段階の情報を書き込む場合と比較して記憶容量を増大させることができる。例えば
、上述のような、低電位を与える電荷Q、高電位を与える電荷Qに加え、他の電位を
与える電荷Qを第1のトランジスタのゲート電極に与えることで、多値化を実現すること
ができる。この場合、F値(セル面積の最小加工寸法比)が十分に小さくならない回路
構成を採用しても十分な記憶容量を確保することができる。
【0184】
なお、上記説明は、電子を多数キャリアとするn型トランジスタ(nチャネル型トランジ
スタ)を用いる場合についてのものであるが、n型トランジスタに代えて、正孔を多数キ
ャリアとするp型トランジスタを用いることができるのはいうまでもない。
【0185】
以上のように、本実施の形態に係る半導体装置は高集積化に向いているが、開示する発明
の一態様に係る配線の共通化、コンタクト領域の縮小などにより、さらに集積度を高めた
半導体装置を提供することが可能である。
【0186】
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
【0187】
(実施の形態4)
本実施の形態では、先の実施の形態において説明した半導体装置の応用例の一について説
明する。具体的には、先の実施の形態において説明した半導体装置をマトリクス状に配列
した半導体装置の一例について説明する。
【0188】
図11に(m×n)ビットの記憶容量を有する半導体装置の回路図の一例を示す。なお、
図11において、同様の機能を有する配線が複数ある場合には、配線の名称の末尾に、_
1、_2、_m、_n等を付すことで区別している。
【0189】
本発明の一態様に係る半導体装置は、m本(mは2以上の整数)の信号線Sと、m本のワ
ード線WLと、n本(nは2以上の整数)のビット線BLと、k本(kはn未満の自然数
)のソース線SLと、メモリセル1100が縦m個(行)×横n個(列)のマトリクス状
に配置されたメモリセルアレイと、第1の駆動回路1111、第2の駆動回路1112、
第3の駆動回路1113、第4の駆動回路1114といった周辺回路によって構成されて
いる。ここで、メモリセル1100としては、先の実施の形態において説明した構成(図
10(A−1)に示す構成)が適用される。
【0190】
各メモリセル1100は、第1のトランジスタ、第2のトランジスタ、容量素子をそれぞ
れ有している。各メモリセル1100において、第1のトランジスタのゲート電極と、第
2のトランジスタのソース電極またはドレイン電極の一方と、容量素子の電極の一方とは
、電気的に接続され、ソース線SLと、第1のトランジスタのソース電極(ソース領域)
とは、電気的に接続されている。さらに、ビット線BLと、第2のトランジスタのソース
電極またはドレイン電極の一方と、第1のトランジスタのドレイン電極とは電気的に接続
され、ワード線WLと、容量素子の電極の他方と、は電気的に接続され、信号線Sと、第
2のトランジスタのゲート電極とは電気的に接続されている。つまり、ソース線SLが、
図10(A−1)に示す構成における第1の配線(1st Line)に、ビット線BL
が第2の配線(2nd Line)及び第3の配線(3rd Line)に、信号線Sが
第4の配線(4th Line)に、ワード線WLが第5の配線(5th Line)に
相当する。
【0191】
また、図11に示すメモリセルアレイにおいて、ビット線BL、ソース線SL、ワード線
WL、及び信号線Sはマトリクスを構成する。ビット線BLの一には、同じ列に配置され
たm個のメモリセル1100が接続されている。また、ワード線WLの一、及び、信号線
Sの一には、それぞれ同じ行に配置されたn個のメモリセル1100が接続されている。
また、ソース線SLの本数は、ビット線BLの本数よりも少ないため、ソース線SLの一
は、互いに異なる列のビット線BLに接続されたメモリセル1100を少なくとも含む複
数のメモリセル1100と接続する必要がある。すなわち、ソース線SLの一には、j個
(jは(m+1)以上(m×n)以下の整数)のメモリセル1100が接続されている。
なお、ソース線SLは、複数のビット線BLに対して一本の割合で配置されている(すな
わち、(n/k)が整数である)のが好ましく、この場合、各ソース線SLに接続される
メモリセル1100の数が等しいとすれば、ソース線SLの一には、(m×n/k)個の
メモリセル1100が接続される。
【0192】
図11に示すメモリセルアレイのように、メモリセル1100の一と他のメモリセル11
00とを接続するソース線SLの一を、互いに異なる列のビット線BLに接続されたメモ
リセル1100を少なくとも含む複数のメモリセル1100と接続する構成として、ソー
ス線SLの本数をビット線BLの本数より少なくすることで、ソース線の数を十分に少な
くすることができるため、半導体装置の集積度を向上させることができる。
【0193】
ビット線BLは、第1の駆動回路1111と電気的に接続されており、ソース線SLは、
第2の駆動回路1112と電気的に接続されており、信号線Sは第3の駆動回路1113
と電気的に接続されており、ワード線WLは、第4の駆動回路1114と電気的に接続さ
れている。なお、ここでは、第1の駆動回路1111、第2の駆動回路1112、第3の
駆動回路1113、第4の駆動回路1114は、それぞれ独立に設けているが、開示する
発明はこれに限定されない。いずれか一、または複数の機能を有する駆動回路を用いても
良い。
【0194】
次に、書き込み動作および読み出し動作について説明する。図12は、図11に示す半導
体装置の書き込み動作および読出し動作のタイミングチャートの一例である。
【0195】
なお、ここでは、簡単のため、2行×2列のメモリセルアレイで構成される半導体装置の
動作について説明するが、開示する発明はこれに限定されない。
【0196】
第1行目のメモリセル1100(1,1)、およびメモリセル1100(1,2)への書
き込みを行う場合と、第1行目のメモリセル1100(1,1)、およびメモリセル11
00(1,2)からの読み出しを行う場合について説明する。なお、以下では、メモリセ
ル(1,1)へ書き込むデータを”1”とし、メモリセル(1,2)へ書き込むデータを
”0”とする場合について説明する。
【0197】
はじめに、書き込みについて説明する。まず、第1行目の信号線S_1に電位V1を与え
、1行目の第2のトランジスタをオン状態とする。また、第2行目の信号線S_2に電位
0Vを与え、2行目の第2のトランジスタをオフ状態とする。
【0198】
また、第1列目のビット線BL_1に電位V2を与え、2列目のビット線BL_2には電
位0Vを与える。
【0199】
その結果、メモリセル(1,1)のフローティングゲート部FGには電位V2が、メモリ
セル(1,2)のフローティングゲート部FGには電位0Vが与えられる。ここでは、電
位V2は第1のトランジスタのしきい値より高い電位とする。そして、第1行目の信号線
S_1の電位を0Vとして、1行目の第2のトランジスタをオフ状態とすることで、書き
込みを終了する。なお、電位V2は、電位V1と同程度または電位V1以下とするのが好
ましい。
【0200】
なお、書き込み動作の間、第1行目のワード線WL_1及び第2行目のワード線WL_2
は電位0Vとしておく。また、書き込み終了時には、第1列目のビット線BL_1の電位
を変化させる前に第1行目の信号線S_1を電位0Vとする。書き込み後において、メモ
リセルのしきい値は、データ”0”の場合にはVw0、データ”1”の場合にはVw1と
なる。ここで、メモリセルのしきい値とは、第1のトランジスタのソース電極とドレイン
電極の間の抵抗状態が変化するときの、ワード線WLに接続される端子の電圧をいうもの
とする。なお、ここでは、Vw0>0>Vw1とする。
【0201】
次に、読み出しについて説明する。ここで、ビット線BLには、図13に示す読み出し回
路が電気的に接続されているとする。
【0202】
まず、第1行目のワード線WL_1に電位0Vを与え、第2行目のワード線WL_2には
電位VLを与える。電位VLはしきい値Vw1より低い電位とする。WL_1を電位0V
とすると、第1行目において、データ”0”が保持されているメモリセルの第1のトラン
ジスタはオフ状態、データ”1”が保持されているメモリセルの第1のトランジスタはオ
ン状態となる。ワード線WL_2を電位VLとすると、第2行目において、データ”0”
、”1”のいずれが保持されているメモリセルであっても、第1のトランジスタはオフ状
態となる。
【0203】
その結果、ビット線BL_1−ソース線SL間は、メモリセル(1,1)の第1のトラン
ジスタがオン状態であるため低抵抗状態となり、ビット線BL_2−ソース線SL間は、
メモリセル(1,2)の第1のトランジスタがオフ状態であるため、高抵抗状態となる。
ビット線BL_1、ビット線BL_2に接続される読み出し回路は、ビット線の抵抗状態
の違いから、データを読み出すことができる。
【0204】
なお、読み出し動作の間、信号線S_1には電位0Vを、信号線S_2には電位VLを与
え、第2のトランジスタを全てオフ状態としておく。第1行目のフローティングゲート部
FGの電位は0VまたはV2であるから、信号線S_1を電位0Vとすることで第2のト
ランジスタを全てオフ状態とすることができる。一方、2行目のフローティングゲート部
FGの電位は、ワード線WL_2に電位VLが与えられると、書き込み直後の電位より低
い電位となってしまう。これにより、第2のトランジスタがオン状態となることを防止す
るために、信号線S_2をワード線WL_2と同じ低電位(電位VL)とする。つまり、
読み出しを行わない行では、信号線Sとワード線WLとを同じ電位(電位VL)とする。
以上により、第2のトランジスタを全てオフ状態とすることができる。
【0205】
読み出し回路として、図13に示す回路を用いる場合の出力電位について説明する。図1
3に示す読出し回路では、ビット線BLは、リードイネーブル信号(RE信号)によって
制御されるスイッチを介して、クロックドインバータ、および、電位V1を与えられた配
線にダイオード接続されたトランジスタに接続される。また、ソース線SLには定電位(
例えば0V)を与えておく。ビット線BL_1−ソース線SL間は低抵抗であるため、ク
ロックドインバータには低電位が入力され、出力D_1はHighとなる。ビット線BL
_2−ソース線SL間は高抵抗であるため、クロックドインバータには高電位が入力され
、出力D_2はLowとなる。
【0206】
動作電位は、例えば、V1=2V、V2=1.5V、VH=2V、VL=−2Vとするこ
とができる。
【0207】
次に、上述の書き込み動作とは異なる書き込み動作について説明する。書き込むデータは
上述の書き込み動作と同じとする。図14は、当該書き込み動作および読出し動作のタイ
ミングチャートの一例である。
【0208】
図12に示すタイミングチャートを用いた書き込み(1行目の書き込み)では、書き込み
時のワード線WL_2の電位を電位0Vとしているため、例えばメモリセル(2,1)ま
たはメモリセル(2,2)に書き込まれているデータがデータ”1”である場合には、ビ
ット線BL_1とビット線BL_2間に定常電流が流れることになる。第1行目の書き込
み時には、第2行目のメモリセルが有する第1のトランジスタがオン状態となり、ビット
線BL_1とビット線BL_2が、ソース線を介して低抵抗で接続されるためである。図
14に示す書き込み動作は、このような定常電流の発生を防止する方法である。
【0209】
まず、第1行目の信号線S_1に電位V1を与え、1行目の第2のトランジスタをオン状
態とする。また、第2行目の信号線S_2に電位0Vを与え、2行目の第2のトランジス
タをオフ状態とする。
【0210】
また、第1列目のビット線BL_1に電位V2を与え、2列目のビット線BL_2には電
位0Vを与える。
【0211】
その結果、メモリセル(1,1)のフローティングゲート部FGには電位V2が、メモリ
セル(1,2)のフローティングゲート部FGには電位0Vが与えられる。ここでは、電
位V2は第1のトランジスタのしきい値より高い電位とする。そして、第1行目の信号線
S_1の電位を0Vとして、1行目の第2のトランジスタをオフ状態とすることで、書き
込みを終了する。
【0212】
なお、書き込み動作の間、第1行目のワード線WL_1の電位は電位0Vに、第2行目の
ワード線WL_2の電位は電位VLとしておく。第2行目のワード線WL_2を電位VL
とすることで、第2行目において、データ”0”、”1”のいずれが保持されているメモ
リセルであっても、第1のトランジスタはオフ状態となる。また、書き込み動作の間、ソ
ース線SLには電位V2を与える。書き込みデータが全て”0”の場合には、ソース線に
は電位0Vを与えても構わない。
【0213】
また、書き込み終了時には、第1列目のビット線BL_1の電位を変化させる前に第1行
目の信号線S_1を電位0Vとする。書き込み後において、メモリセルのしきい値は、デ
ータ”0”の場合にはVw0、データ”1”の場合にはVw1となる。ここでは、Vw0
>0>Vw1とする。
【0214】
当該書き込み動作において、書き込みを行わない行(この場合には第2行目)のメモリセ
ルの第1のトランジスタはオフ状態であるから、ビット線とソース線の間の定常電流が問
題になるのは、書き込みを行う行のメモリセルのみである。書き込みを行う行のメモリセ
ルにデータ”0”を書き込む場合には、該メモリセルが有する第1のトランジスタはオフ
状態となるため、定常電流の問題は生じない。一方で、書き込みを行う行のメモリセルに
データ”1”を書き込む場合には、該メモリセルが有する第1のトランジスタはオン状態
となるため、ソース線SLとビット線BL(この場合にはビット線BL_1)との間に電
位差が存在する場合には、定常電流が発生する。そこで、ソース線SLの電位を、ビット
線BL_1の電位V2と同じとすることで、ビット線とソース線の間の定常電流を防止で
きる。
【0215】
以上のように、当該書き込み動作によって、書き込み時の定常電流の発生を防止できるこ
とがわかる。つまり、当該書き込み動作では、書き込み動作時の消費電力を十分に抑制す
ることができる。
【0216】
なお、読み出し動作については、上述の読み出し動作と同様である。
【0217】
図11に示す半導体装置に、オフ電流が極めて小さい酸化物半導体を含む半導体装置を用
いることにより、極めて長期にわたり記憶内容を保持することが可能である。つまり、リ
フレッシュ動作が不要となるか、または、リフレッシュ動作の頻度を極めて低くすること
が可能となるため、消費電力を十分に低減することができる。また、電力の供給がない場
合であっても、長期にわたって記憶内容を保持することが可能である。
【0218】
また、図11に示す半導体装置では、情報の書き込みに高い電圧を必要とせず、素子の劣
化の問題もない。そのため、図11に示す半導体装置では、従来の不揮発性メモリで問題
となっている書き換え可能回数に制限はなく、信頼性が飛躍的に向上する。さらに、トラ
ンジスタをオン状態かオフ状態にすることによって、情報の書き込みが行われるため、高
速な動作も容易に実現しうる。また、情報を消去するための動作が不要であるというメリ
ットもある。
【0219】
また、酸化物半導体以外の材料を用いたトランジスタは、十分な高速動作が可能であるた
め、これを、酸化物半導体を用いたトランジスタと組み合わせて用いることにより、半導
体装置の動作(例えば、情報の読み出し動作)の高速性を十分に確保することができる。
また、酸化物半導体以外の材料を用いたトランジスタにより、高速動作が要求される各種
回路(論理回路、駆動回路など)を好適に実現することが可能である。
【0220】
このように、酸化物半導体以外の材料を用いたトランジスタと、酸化物半導体を用いたト
ランジスタとを一体に備えることで、これまでにない特徴を有する半導体装置を実現する
ことができる。
【0221】
さらに、図11に示す半導体装置では、メモリセル一個あたりの配線数を削減することが
できる。これにより、メモリセルの占有面積を低減し、半導体装置の単位面積あたりの記
憶容量を増大することができる。
【0222】
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
【0223】
(実施の形態5)
本実施の形態では、上述の実施の形態で説明した半導体装置を電子機器に適用する場合に
ついて、図15を用いて説明する。本実施の形態では、コンピュータ、携帯電話機(携帯
電話、携帯電話装置ともいう)、携帯情報端末(携帯型ゲーム機、音響再生装置なども含
む)、デジタルカメラ、デジタルビデオカメラ、電子ペーパー、テレビジョン装置(テレ
ビ、またはテレビジョン受信機ともいう)などの電子機器に、上述の半導体装置を適用す
る場合について説明する。
【0224】
図15(A)は、ノート型のパーソナルコンピュータであり、筐体701、筐体702、
表示部703、キーボード704などによって構成されている。筐体701と筐体702
の少なくとも一には、先の実施の形態に示す半導体装置が設けられている。そのため、情
報の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分
に低減されたノート型のパーソナルコンピュータが実現される。
【0225】
図15(B)は、携帯情報端末(PDA)であり、本体711には、表示部713と、外
部インターフェイス715と、操作ボタン714等が設けられている。また、携帯情報端
末を操作するスタイラス712などを備えている。本体711内には、先の実施の形態に
示す半導体装置が設けられている。そのため、情報の書き込みおよび読み出しが高速で、
長期間の記憶保持が可能で、且つ消費電力が十分に低減された携帯情報端末が実現される

【0226】
図15(C)は、電子ペーパーを実装した電子書籍720であり、筐体721と筐体72
3の2つの筐体で構成されている。筐体721および筐体723には、それぞれ表示部7
25および表示部727が設けられている。筐体721と筐体723は、軸部737によ
り接続されており、該軸部737を軸として開閉動作を行うことができる。また、筐体7
21は、電源731、操作キー733、スピーカー735などを備えている。筐体721
、筐体723の少なくとも一には、先の実施の形態に示す半導体装置が設けられている。
そのため、情報の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消
費電力が十分に低減された電子書籍が実現される。
【0227】
図15(D)は、携帯電話機であり、筐体740と筐体741の2つの筐体で構成されて
いる。さらに、筐体740と筐体741は、スライドし、図15(D)のように展開して
いる状態から重なり合った状態とすることができ、携帯に適した小型化が可能である。ま
た、筐体741は、表示パネル742、スピーカー743、マイクロフォン744、操作
キー745、ポインティングデバイス746、カメラ用レンズ747、外部接続端子74
8などを備えている。また、筐体740は、携帯電話機の充電を行う太陽電池セル749
、外部メモリスロット750などを備えている。また、アンテナは、筐体741に内蔵さ
れている。筐体740と筐体741の少なくとも一には、先の実施の形態に示す半導体装
置が設けられている。そのため、情報の書き込みおよび読み出しが高速で、長期間の記憶
保持が可能で、且つ消費電力が十分に低減された携帯電話機が実現される。
【0228】
図15(E)は、デジタルカメラであり、本体761、表示部767、接眼部763、操
作スイッチ764、表示部765、バッテリー766などによって構成されている。本体
761内には、先の実施の形態に示す半導体装置が設けられている。そのため、情報の書
き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に低減
されたデジタルカメラが実現される。
【0229】
図15(F)は、テレビジョン装置770であり、筐体771、表示部773、スタンド
775などで構成されている。テレビジョン装置770の操作は、筐体771が備えるス
イッチや、リモコン操作機780により行うことができる。筐体771およびリモコン操
作機780には、先の実施の形態に示す半導体装置が搭載されている。そのため、情報の
書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に低
減されたテレビジョン装置が実現される。
【0230】
以上のように、本実施の形態に示す電子機器には、先の実施の形態に係る半導体装置が搭
載されている。このため、消費電力を低減した電子機器が実現される。
【実施例1】
【0231】
本実施例では、オフセット領域を有するトランジスタと、オフセット領域を有しない、す
なわち、半導体層の全ての領域がソース電極、ドレイン電極またはゲート電極と重畳する
トランジスタと、におけるオフ電流の比較を示す。
【0232】
はじめに、本実施例におけるオフ電流の値の算出例について以下に説明する。本実施例に
おいては、特性評価用回路によるリーク電流測定を用いてオフ電流の値を測定した。
【0233】
図16は、特性評価用回路の構成を示す回路図である。図16に示す特性評価用回路は、
複数の測定系801を備える。複数の測定系801は、互いに並列に接続される。ここで
は、一例として8個の測定系801が並列に接続される構成とする。
【0234】
測定系801は、トランジスタ811と、トランジスタ812と、容量素子813と、ト
ランジスタ814と、トランジスタ815と、を含む。
【0235】
トランジスタ811のソース及びドレインの一方には、電圧V1が入力され、トランジス
タ811のゲートには、電圧Vext_aが入力される。トランジスタ811は、電荷注
入用のトランジスタである。
【0236】
トランジスタ812のソース及びドレインの一方は、トランジスタ811のソース及びド
レインの他方に接続され、トランジスタ812のソース及びドレインの他方には、電圧V
2が入力され、トランジスタ812のゲートには、電圧Vext_bが入力される。トラ
ンジスタ812は、リーク電流評価用のトランジスタである。なお、ここでのリーク電流
とは、トランジスタのオフ電流を含むリーク電流である。
【0237】
容量素子813の第1の電極は、トランジスタ811のソース及びドレインの他方に接続
され、容量素子813の第2の電極には、電圧V2が入力される。ここでは、電圧V2と
して0Vが入力される。
【0238】
トランジスタ814のソース及びドレインの一方には、電圧V3が入力され、トランジス
タ814のゲートは、トランジスタ811のソース及びドレインの他方に接続される。な
お、トランジスタ814のゲートと、トランジスタ811のソース及びドレインの他方、
トランジスタ812のソース及びドレインの一方、並びに容量素子813の第1の電極と
の接続箇所をノードAともいう。
【0239】
トランジスタ815のソース及びドレインの一方は、トランジスタ814のソース及びド
レインの他方に接続され、トランジスタ815のソース及びドレインの他方には、電圧V
4が入力され、トランジスタ815のゲートには、電圧Vext_cが入力される。なお
、ここでは、電圧Vext_cとして0.5Vが入力される。
【0240】
さらに、測定系801は、トランジスタ814のソース及びドレインの他方と、トランジ
スタ815のソース及びドレインの一方との接続箇所の電圧を出力電圧Voutとして出
力する。
【0241】
本実施例では、トランジスタ811の一例として、酸化物半導体層を含み、チャネル長L
=10μm、チャネル幅W=10μmのトランジスタを用いる。また、トランジスタ81
4及びトランジスタ815の一例として、酸化物半導体層を含み、チャネル長L=3μm
、チャネル幅W=100μmのトランジスタを用いる。また、トランジスタ812の一例
として、酸化物半導体層を含み、酸化物半導体層の上部にソース電極及びドレイン電極が
接するボトムゲート構造のトランジスタを用いる。さらにトランジスタ812として構造
A及び構造Bの2種類の構造のトランジスタを用い、チャネル幅Wの異なる4条件の測定
を行った(表1参照)。
【0242】
【表1】

【0243】
なお、表1における構造Aのトランジスタは、図20(A)に示すように、ゲート電極6
00と、ゲート電極600上にゲート絶縁層602を介して設けられた酸化物半導体層6
04と、酸化物半導体層604上に設けられたソース電極605aおよびドレイン電極6
05bと、を有するボトムゲート型のトランジスタである。構造Aのトランジスタは、酸
化物半導体層においてオフセット領域(LOFF_S及びLOFF_D)を有する本発明
の一態様に係るトランジスタであり、オフセット幅は、LOFF_S及びLOFF_D
もに1μmとした。また、表1における構造Bのトランジスタは、図20(B)に示すよ
うに、ゲート電極600と、ゲート電極600上にゲート絶縁層602を介して設けられ
た酸化物半導体層604と、酸化物半導体層604上に設けられたソース電極605aお
よびドレイン電極605bと、を有するボトムゲート型のトランジスタであり、比較のた
めに、酸化物半導体層604の全ての領域がソース電極605a、ドレイン電極605b
またはゲート電極600と重畳している。また、構造Bのトランジスタは、酸化物半導体
層604において、ソース電極605a及びゲート電極600が重畳する領域(LOV_
)と、ドレイン電極605b及びゲート電極600が重畳する領域(LOV_D)と、
を有する。構造Bのトランジスタにおいて、LOV_S及びLOV_Dの幅は、ともに2
μmとした。
【0244】
図16に示すように、電荷注入用のトランジスタ811と、リーク電流評価用のトランジ
スタ812とを別々に設けることにより、電荷注入の際に、リーク電流評価用のトランジ
スタ812を常にオフ状態に保つことができる。電荷注入用のトランジスタ811を設け
ない場合には、電荷注入の際に、リーク電流評価用トランジスタ812を一度オン状態に
する必要があるが、オン状態からオフ状態の定常状態に到るまでに時間を要するような素
子では、測定に時間を要してしまう。
【0245】
また、電荷注入用のトランジスタ811と、リーク電流評価用のトランジスタ812とを
別々に設けることにより、それぞれのトランジスタを適切なサイズとすることができる。
また、リーク電流評価用トランジスタ812のチャネル幅Wを、電荷注入用のトランジス
タ811のチャネル幅Wよりも大きくすることにより、リーク電流評価用トランジスタ8
12以外の特性評価用回路のリーク電流成分を相対的に小さくすることができる。その結
果、リーク電流評価用トランジスタ812のリーク電流を高い精度で測定することができ
る。同時に、電荷注入の際に、リーク電流評価用トランジスタ812を一度オン状態とす
る必要がないため、リーク電流評価用トランジスタ812のチャネル形成領域の電荷の一
部がノードAに流れ込むことによるノードAの電圧変動の影響もない。
【0246】
一方、電荷注入用トランジスタ811のチャネル幅Wを、リーク電流評価用トランジスタ
812のチャネル幅Wよりも小さくすることにより、電荷注入用トランジスタ811のリ
ーク電流を相対的に小さくすることができる。また、電荷注入時のスイッチングの際に、
電荷注入用トランジスタ811のチャネル形成領域の電荷の一部がノードAに流れ込むこ
とによるノードAの電圧変動の影響も小さい。
【0247】
また、図16に示すように、複数の測定系を並列接続させた構造にすることにより、より
正確に特性評価用回路のリーク電流を算出することができる。
【0248】
次に、図16に示す特性評価用回路を用いた、本実施例のトランジスタのオフ電流の値の
算出方法について説明する。
【0249】
まず、図16に示す特性評価用回路のリーク電流測定方法について、図17を用いて説明
する。図17は、図16に示す特性評価用回路を用いたリーク電流測定方法を説明するた
めのタイミングチャートである。
【0250】
図16に示す特性評価用回路を用いたリーク電流測定方法は、書き込み期間及び保持期間
に分けられる。それぞれの期間における動作について、以下に説明する。
【0251】
まず、書き込み期間において、電圧Vext_bとして、トランジスタ812がオフ状態
となるような電圧VL(−3V)を入力する。また、電圧V1として、書き込み電圧Vw
を入力した後、電圧Vext_aとして、一定期間トランジスタ811がオン状態となる
ような電圧VH(5V)を入力する。これによって、ノードAに電荷が蓄積され、ノード
Aの電圧は、書き込み電圧Vwと同等の値になる。その後、電圧Vext_aとして、ト
ランジスタ811がオフ状態となるような電圧VLを入力する。その後、電圧V1として
、電圧VSS(0V)を入力する。
【0252】
その後、保持期間において、出力電圧Voutを測定する。Voutの測定から、ノード
Aの電位を求めることができる。そしてノードAの電圧の変化量から、ノードAが保持す
る電荷量の変化を求めることができ、トランジスタ812のリーク電流を算出することが
できる。以上により、ノードAの電荷の蓄積とノードAの電圧の変化量の測定とを行うこ
とができる。
【0253】
一般に、ノードAの電圧Vは、出力電圧Voutの関数として式(1)のように表され
る。
【0254】
【数1】

【0255】
また、ノードAの電荷Qは、ノードAの電圧V、ノードAに接続される容量C、定
数(const)を用いて、式(2)のように表される。ここで、ノードAに接続される
容量Cは、容量素子813の容量と容量素子813以外の容量成分の和である。
【0256】
【数2】

【0257】
ノードAの電流Iは、ノードAに流れ込む電荷(またはノードAから流れ出る電荷)の
時間微分であるから、ノードAの電流Iは、式(3)のように表される。
【0258】
【数3】

【0259】
なお、ここでは、一例として、Δtを約54000secとする。このように、ノードA
に接続される容量Cと、出力電圧Voutから、リーク電流であるノードAの電流I
を求めることができるため、特性評価用回路のリーク電流を求めることができる。
【0260】
次に、上記特性評価用回路を用いた測定方法による出力電圧の測定結果及び該測定結果よ
り算出した特性評価用回路のリーク電流の値を示す。
【0261】
測定では、ノードAの電荷の蓄積及びノードAの電圧の変化量の測定(蓄積及び測定動作
ともいう)を繰り返し行った。まず、第1の蓄積及び測定動作を15回繰り返し行った。
第1の蓄積及び測定動作では、書き込み期間に書き込み電圧Vwとして5Vの電圧を入力
し、保持期間に1時間の保持を行った。次に、第2の蓄積及び測定動作を2回繰り返し行
った。第2の蓄積及び測定動作では、書き込み期間に書き込み電圧Vwとして3.5Vの
電圧を入力し、保持期間に50時間の保持を行った。次に、第3の蓄積及び測定動作を1
回行った。第3の蓄積及び測定動作では、書き込み期間に書き込み電圧Vwとして4.5
Vの電圧を入力し、保持期間に10時間の保持を行った。蓄積及び測定動作を繰り返し行
うことにより、測定した電流値が、定常状態における値であることを確認した。このよう
にすることで、ノードAを流れる電流Iのうち、過渡電流(測定開始後から時間経過と
ともに減少していく電流成分)を除くことができる。その結果、より高い精度でリーク電
流を測定することができる。
【0262】
図18に、室温(25℃)および85℃における上記測定の結果から見積もられた条件1
乃至条件4のノードAの電圧とリーク電流の関係を示す。図18に示すように、室温及び
85℃のいずれの環境下においても、オフセット領域を有する構造Aのトランジスタは、
オフセット領域を有しない構造Bのトランジスタよりもリーク電流が低減されていること
がわかる。また、構造Aのトランジスタは、85℃の環境下においても、リーク電流は、
1zA/μm以下であった。
【0263】
以上のように、チャネル形成層としての機能を有し、高純度化された酸化物半導体層を含
むトランジスタを用いた特性評価用回路において、リーク電流の値が十分に低いため、オ
フセット領域を有するトランジスタのオフ電流が十分に小さいことがわかる。また、該ト
ランジスタのオフ電流は、温度が上昇した場合であっても十分に低いことがわかる。この
ようなトランジスタを半導体装置に適用することにより、信頼性の高い半導体装置を作製
することができる。
【0264】
なお、本実施例においては、ボトムゲート型のトランジスタを用いてオフセット領域の有
無によるトランジスタのリーク電流を検討したが、オフセット領域はトップゲート構造の
トランジスタへ適用した場合も同様に効果的であり、トップゲート構造のトランジスタの
オフ電流をも低減可能であることを付記する。
【実施例2】
【0265】
本実施例では、オフセット領域を有するトップゲート型のトランジスタの計算によって得
られたオフ電流値を示す。
【0266】
本実施例の計算に使用したトランジスタの構造は、実施の形態2でトランジスタ362と
して示した構造と同様であり、酸化物半導体層と、酸化物半導体層上に設けられたソース
電極およびドレイン電極と、酸化物半導体層、ソース電極およびドレイン電極を覆うゲー
ト絶縁層と、ゲート絶縁層を介して酸化物半導体層と重畳するゲート電極と、を有する。
【0267】
本実施例の計算においては、酸化物半導体層を真性半導体と仮定し、その膜厚を30nm
、バンドギャップ(Eg)を3.15eV、電子親和力(χ)を4.3eV、誘電率を1
5、電子移動度を10cm/Vsとした。また、ゲート絶縁層として酸化シリコンを用
いるものとし、その誘電率を4.1とした。また、ソース電極およびドレイン電極として
、窒化チタンを用いるものとし、その仕事関数を3.9eVとした。また、ゲート電極と
して、タングステンを用いるものとし、その仕事関数を4.9eVとした。計算には、シ
ノプシス社製デバイスシミュレータSentaurus Deviceを使用した。再結
合モデルには、SRH再結合モデルと、Auger再結合モデルを使用した。
【0268】
本実施例においては、ゲート絶縁層の膜厚、及びチャネル長Lを変えた4条件の計算を行
った。計算に用いた条件を以下の表2に示す。
【0269】
【表2】

【0270】
また、各条件において、LOFF_S及びLOFF_Dのオフセット幅は同一の値とし、
そのオフセット幅は、0.1μmから2μmの範囲で条件ぶりを行った。さらに、比較の
ためオフセット幅が0nmであり、且つ、LOV_S及びLOV_Dがともに2μmであ
る、同様の構造のトランジスタについての計算を行った。
【0271】
図19(A)に、ゲート絶縁層の膜厚が100nmの場合の、計算により見積もられたオ
フセット幅と単位チャネル幅(1μm)あたりのオフ電流の関係を示す。また、図19(
B)に、ゲート絶縁層の膜厚が10nmの場合の、計算により見積もられたオフセット幅
と単位チャネル幅(1μm)あたりのオフ電流の関係を示す。図19においては、ドレイ
ン電圧(Vds)が3V、ゲート電圧(Vgs)が−5Vの場合のオフ電流の値を計算し
た。
【0272】
図19(A)(B)より、オフセット領域を有するトランジスタは、オフセット幅が0n
mのトランジスタよりもリーク電流が低減されていることがわかる。また、オフセット領
域を有するトランジスタは、85℃の環境下においても、オフ電流の値が十分小さいこと
が確認できた。
【0273】
また、図19(A)(B)より、オフセット領域を有することで、トランジスタのチャネ
ル長Lに依存することなく、オフ電流の値を低減可能であることが示された。オフセット
幅は、少なくとも0nmよりも大きい必要があり、0.5μm以上2μm以下であるのが
より好ましいと言える。
【0274】
以上示したように、高純度化された酸化物半導体層を含むトランジスタを用い、且つオフ
セット領域を有するトランジスタは、オフ電流が十分に小さいことがわかる。また、該ト
ランジスタのオフ電流は、温度が上昇した場合であっても十分に低いことがわかる。この
ようなトランジスタを半導体装置に適用することにより、信頼性の高い半導体装置を作製
することができる。
【符号の説明】
【0275】
100 基板
102 保護層
104 半導体領域
106 素子分離絶縁層
108 ゲート絶縁層
110 ゲート電極
116 チャネル形成領域
120 不純物領域
122 金属層
124 金属化合物領域
126 電極
128 絶縁層
142a 電極
142b 電極
142c 電極
144 酸化物半導体層
146 ゲート絶縁層
148a ゲート電極
148b 電極
148c ゲート電極
148d ゲート電極
151 絶縁層
152 絶縁層
153 開口
154 電極
156 配線
160 トランジスタ
162 トランジスタ
164 容量素子
244 酸化物半導体層
262 トランジスタ
362 トランジスタ
600 ゲート電極
602 ゲート絶縁層
604 酸化物半導体層
605a ソース電極
605b ドレイン電極
701 筐体
702 筐体
703 表示部
704 キーボード
711 本体
712 スタイラス
713 表示部
714 操作ボタン
715 外部インターフェイス
720 電子書籍
721 筐体
723 筐体
725 表示部
727 表示部
731 電源
733 操作キー
735 スピーカー
737 軸部
740 筐体
741 筐体
742 表示パネル
743 スピーカー
744 マイクロフォン
745 操作キー
746 ポインティングデバイス
747 カメラ用レンズ
748 外部接続端子
749 太陽電池セル
750 外部メモリスロット
761 本体
763 接眼部
764 操作スイッチ
765 表示部
766 バッテリー
767 表示部
770 テレビジョン装置
771 筐体
773 表示部
775 スタンド
780 リモコン操作機
801 測定系
811 トランジスタ
812 トランジスタ
813 容量素子
814 トランジスタ
815 トランジスタ
1100 メモリセル
1111 駆動回路
1112 駆動回路
1113 駆動回路
1114 駆動回路

【特許請求の範囲】
【請求項1】
第1のトランジスタと、第2のトランジスタと、容量素子と、を含む複数のメモリセルを有し、
前記第1のトランジスタは、
第1のチャネル形成領域と、
前記第1のチャネル形成領域上の第1の絶縁層と、
前記第1のチャネル形成領域と重なるように、前記第1の絶縁層上に設けられた第1のゲート電極と、
前記第1のチャネル形成領域と電気的に接続する第1の電極及び第2の電極と、
を含み、
前記第2のトランジスタは、
第2のチャネル形成領域と、前記第2のチャネル形成領域と接するオフセット領域と、を有する酸化物半導体層と、
前記酸化物半導体層と電気的に接続する第3の電極及び第4の電極と、
前記酸化物半導体層、前記第3の電極及び前記第4の電極上の第2の絶縁層と、
前記第2のチャネル形成領域と重なるように、前記第2の絶縁層上に設けられた第2のゲート電極と、
を含み、
前記第1のゲート電極と、前記第3の電極と、前記容量素子の一方の電極とは、電気的に接続されることを特徴とする半導体装置。
【請求項2】
請求項1において、
前記第1のチャネル形成領域は、シリコンを含むことを特徴とする半導体装置。

【図1】
image rotate

【図2】
image rotate

【図3】
image rotate

【図4】
image rotate

【図5】
image rotate

【図6】
image rotate

【図7】
image rotate

【図8】
image rotate

【図9】
image rotate

【図10】
image rotate

【図11】
image rotate

【図12】
image rotate

【図13】
image rotate

【図14】
image rotate

【図15】
image rotate

【図16】
image rotate

【図17】
image rotate

【図18】
image rotate

【図19】
image rotate

【図20】
image rotate


【公開番号】特開2013−16834(P2013−16834A)
【公開日】平成25年1月24日(2013.1.24)
【国際特許分類】
【出願番号】特願2012−190804(P2012−190804)
【出願日】平成24年8月31日(2012.8.31)
【分割の表示】特願2011−105805(P2011−105805)の分割
【原出願日】平成23年5月11日(2011.5.11)
【出願人】(000153878)株式会社半導体エネルギー研究所 (5,264)
【Fターム(参考)】